

**NoBL™ アーキテクチャの 36M ビット  
(1M×36/2M×18) フロースルー SRAM**

## 特長

- No Bus Latency™ (NoBL™) アーキテクチャは、書き込みサイクルと読み出しサイクル間のデッドサイクルを除去します。
- 待ち状態なしの最大 133MHz バス動作
  - データはすべてのクロックで転送
- ZBT™ とピン互換で、機能も ZBT™ と同様
- 内部セルフタイム出力バッファ制御 (OE 信号の使用が不要になる)
- フロースルーの動作用レジスタ付き入力
- バイト書き込み機能
- 3.3V、2.5V I/O 電源供給
- クロック～出力の時間が速い
  - 6.5 ns (デバイス速度が 133MHz の場合)
- クロックの有効化と動作停止用クロックイネーブル (CEN)
- セルフタイム同期書き込み
- 非同期出力イネーブル
- CY7C1461KV33、CY7C1463KV33 は、JEDEC 準拠の鉛フリー 100 ピン TQFP パッケージで提供
- 深さの拡張を簡易化するために有効になった 3 個のチップ
- ZZ モードまたは CE 選択解除による自動電源切断機能
- バースト機能 — リニア／インターリーブ バーストシーケンス
- スタンドバイ時低消費電力

## 機能詳細

CY7C1461KV33/CY7C1463KV33 は、3.3 V で動作する 1M×36/2M×18 構成の同期フロースルーバースト SRAM であり、待ち状態なしの真の無限連続読み書き動作に対応するために設計されています。CY7C1461KV33/CY7C1463KV33 は、データがクロック サイクル毎に転送される連続的読み書き処理の有効化に必要な高度な NoBL 論理を備えています。この機能は、頻繁な読み書き転送が必要なシステム内の SRAM のデータスループットを大幅に増加させます。

全ての同期入力は、クロックの立ち上がりエッジで制御される入力レジスタを通過します。クロック入力がクロックイネーブル (CEN) 信号により有効にされます。この信号は、デアサートされると、動作を停止し、以前のクロック サイクルを延長します。クロック立ち上がりからの最大アクセス遅延は 6.5ns (デバイス速度が 133MHz の場合) です。

書き込み動作は、バイト書き込みセレクト信号 ( $\overline{BW}_X$ ) および 1 つの書き込みイネーブル (WE) 入力で制御されます。全ての書き込みは、内蔵のセルフタイム同期書き込み回路で制御されます。

3 つの同期チップセレクト ( $\overline{CE}_1$ 、 $\overline{CE}_2$ 、 $\overline{CE}_3$ ) と非同期出力イネーブル (OE) は、バンクを容易に選択し、出力ピンのトライステートを制御するために提供されます。バス競合を回避するために、出力ドライバーは、書き込みシーケンスの間同時にトライステートになります。

## セレクション ガイド

| 説明       | 133MHz | 単位  |
|----------|--------|-----|
| 最大アクセス時間 | 6.5    | ns  |
| 最大動作電流   | ×18    | 150 |
|          | ×36    | 170 |
|          |        | mA  |

**論理ブロック図— CY7C1461KV33**


**論理ブロック図— CY7C1463KV33**


## 目次

|                         |           |
|-------------------------|-----------|
| ピンのコンフィギュレーション .....    | 5         |
| ピン機能 .....              | 7         |
| <b>機能概要 .....</b>       | <b>8</b>  |
| シングル読み出しアクセス .....      | 8         |
| バースト読み出しアクセス .....      | 8         |
| シングル書き込みアクセス .....      | 8         |
| バースト書き込みアクセス .....      | 9         |
| スリープ モード .....          | 9         |
| インターリーブ バーストアドレス表 ..... | 9         |
| リニア バーストアドレス表 .....     | 9         |
| ZZ モード電気的特性 .....       | 9         |
| <b>真理値表 .....</b>       | <b>10</b> |
| 書き込み／読み出しの部分真理値表 .....  | 11        |
| 書き込み／読み出しの部分真理値表 .....  | 11        |
| <b>最大定格 .....</b>       | <b>12</b> |
| <b>動作範囲 .....</b>       | <b>12</b> |
| 中性子ソフトエラー耐性 .....       | 12        |
| 電気的特性 .....             | 12        |

|                           |           |
|---------------------------|-----------|
| 静電容量 .....                | 14        |
| 熱抵抗 .....                 | 14        |
| AC テストの負荷および波形 .....      | 14        |
| スイッチング特性 .....            | 15        |
| スイッチング波形 .....            | 16        |
| <b>注文情報 .....</b>         | <b>19</b> |
| 注文コードの定義 .....            | 19        |
| パッケージ図 .....              | 20        |
| 略語 .....                  | 21        |
| 本書の表記法 .....              | 21        |
| 測定単位 .....                | 21        |
| 改訂履歴 .....                | 22        |
| セールス、ソリューションおよび法律情報 ..... | 23        |
| ワールドワイドな販売と設計サポート .....   | 23        |
| 製品 .....                  | 23        |
| PSoC® ソリューション .....       | 23        |
| サイプレス開発者コミュニティ .....      | 23        |
| テクニカル サポート .....          | 23        |

## ピンのコンフィギュレーション

図 1. 100 ピン TQFP パッケージのピン配置



## ピンのコンフィギュレーション(続き)

図2. 100ピンTQFPパッケージのピン配置



## ピン機能

| ピン名                                                                            | I/O       | 説明                                                                                                                                                                                                                                                                                                                                                                                   |
|--------------------------------------------------------------------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A <sub>0</sub> 、A <sub>1</sub> 、A                                              | 入力 - 同期   | <b>アドレス入力。</b> アドレス位置の1つを選択するために使用。CLKの立ち上がりエッジでサンプリング A <sub>[1:0]</sub> は2ビットカウンターに供給される                                                                                                                                                                                                                                                                                           |
| BW <sub>A</sub> 、<br>BW <sub>B</sub> 、<br>BW <sub>C</sub> 、<br>BW <sub>D</sub> | 入力 - 同期   | <b>バイト書き込み選択入力、アクティブ LOW。</b> SRAMへバイト書き込みを駆動するために WE で有効にする。CLKの立ち上がりエッジでサンプリング                                                                                                                                                                                                                                                                                                     |
| WE                                                                             | 入力 - 同期   | <b>書き込みイネーブル入力、アクティブ LOW。</b> CEN がアクティブ LOW の場合、CLKの立ち上がりエッジでサンプリング。バイト書き込みを開始するためにこの信号を LOW にアサートすることが必要                                                                                                                                                                                                                                                                           |
| ADV/LD                                                                         | 入力 - 同期   | <b>アドバンス/ロード入力。</b> オンチップのアドレスカウンタを増加する、または新しいアドレスをロードするために使用されるこの入力が HIGH になり、CEN が LOW にアサートされると内部バーストカウンターが増加される。LOW の場合、アクセスの度に新しいアドレスをデバイスにロードすることが可能。選択解除した後、新しいアドレスをロードするために、ADV/LD を LOW に駆動する必要がある                                                                                                                                                                          |
| CLK                                                                            | 入力 - クロック | <b>クロック入力。</b> デバイスへの全ての同期入力を取り込むために使用。CLK は CEN により有効にされる。CLK は、CEN がアクティブ LOW の場合のみに有効になる                                                                                                                                                                                                                                                                                          |
| CE <sub>1</sub>                                                                | 入力 - 同期   | <b>チップイネーブル1入力、アクティブ LOW。</b> CLKの立ち上がりエッジでサンプリング。デバイスを選択／選択解除するために CE <sub>2</sub> と CE <sub>3</sub> と併用                                                                                                                                                                                                                                                                            |
| CE <sub>2</sub>                                                                | 入力 - 同期   | <b>チップイネーブル2入力、アクティブ HIGH。</b> CLKの立ち上がりエッジでサンプリング。デバイスを選択／選択解除するために CE <sub>1</sub> と CE <sub>3</sub> と併用                                                                                                                                                                                                                                                                           |
| CE <sub>3</sub>                                                                | 入力 - 同期   | <b>チップイネーブル3入力、アクティブ LOW。</b> CLKの立ち上がりエッジでサンプリング。デバイスを選択／選択解除するために CE <sub>1</sub> と CE <sub>2</sub> と併用                                                                                                                                                                                                                                                                            |
| OE                                                                             | 入力 - 非同期  | <b>出力イネーブル、非同期入力、アクティブ LOW。</b> I/O ピンの方向を制御するために、デバイスに内臓された同期論理ブロックと組み合わせする。この入力が LOW の場合、I/O ピンは出力として動作可能。HIGH にデアサートされた時、I/O ピンはトライステートになり、入力データ ピンとして機能。OE は、書き込みシーケンスのデータ転送の間や選択解除の状態から復帰してから最初のクロック サイクルの間、またはデバイスが選択解除された時にマスクされる                                                                                                                                             |
| CEN                                                                            | 入力 - 同期   | <b>クロックイネーブル入力、アクティブ LOW。</b> LOW にアサートされると、クロック信号は SRAM により認められる。HIGH にデアサートされた場合、クロック信号はマスクされる。CEN をデアサートしてもデバイスはまだ選択解除されないため、CEN は、必要に応じて以前のサイクルを延長するために使用可能                                                                                                                                                                                                                      |
| ZZ                                                                             | 入力 - 非同期  | <b>ZZ「スリープ」入力。</b> アクティブ HIGH 入力により、デバイスはデータの統合性が保持されている非タイムクリティカルな「スリープ」状態に入る。通常動作では、このピンを LOW にする、またはフローティング状態のままにする必要。ZZ ピンは内部プルダウン抵抗に接続                                                                                                                                                                                                                                          |
| DQ <sub>s</sub>                                                                | I/O - 同期  | <b>双方向データ I/O ライン。</b> 入力として機能している場合、これらの I/O ラインはデータをオンチップデータレジスタに供給。このデータ供給は CLK の立ち上がりエッジでトリガされる。出力として機能している場合、読み出しサイクル中に供給されたアドレスにより指定されるメモリ位置に含まれるデータを送信。このピンの方向は OE で制御。OE が LOW にアサートされた時、このピンは出力として機能。HIGH の場合、DQ <sub>s</sub> と DQP <sub>[A:D]</sub> は、トライステート状態になる。OE の状態に関わらず、出力は、書き込みシーケンスのデータ転送の間、または選択解除された状態から復帰した時、またはデバイスが選択解除された時から最初のクロック サイクルの間に自動的にトライステート状態に移行 |
| DQP <sub>X</sub>                                                               | I/O - 同期  | <b>双方向データ パリティ I/O ライン。</b> 機能的に、これら信号は DQ <sub>s</sub> と同一。書き込みシーケンスの間、DQP <sub>X</sub> は BW <sub>X</sub> で制御                                                                                                                                                                                                                                                                       |
| MODE                                                                           | 入力ストラップピン | <b>モード入力。</b> デバイスのバースト順を選択。GND に接続された場合、リニアバーストシーケンスを選択。V <sub>DD</sub> に接続するまたはフローティングのままにする時、インターリーブバーストシーケンスが選択される                                                                                                                                                                                                                                                               |
| V <sub>DD</sub>                                                                | 電源        | デバイスコアへの電源入力                                                                                                                                                                                                                                                                                                                                                                         |
| V <sub>DDQ</sub>                                                               | I/O 電源    | <b>I/O回路の電源</b>                                                                                                                                                                                                                                                                                                                                                                      |

## ピン機能(続き)

| ピン名             | I/O  | 説明                                 |
|-----------------|------|------------------------------------|
| V <sub>SS</sub> | グランド | デバイスのグランド                          |
| NC              | 該当なし | <b>未接続</b> 。ダイに内部的に接続されていない        |
| NC/72M          | 該当なし | <b>ダイに接続されていない</b> 。すべての電圧レベルに接続可能 |
| NC/144M         | 該当なし | <b>ダイに接続されていない</b> 。すべての電圧レベルに接続可能 |
| NC/288M         | 該当なし | <b>ダイに接続されていない</b> 。すべての電圧レベルに接続可能 |
| NC/576M         | 該当なし | <b>ダイに接続されていない</b> 。すべての電圧レベルに接続可能 |
| NC/1G           | 該当なし | <b>ダイに接続されていない</b> 。すべての電圧レベルに接続可能 |

## 機能概要

CY7C1461KV33/CY7C1463KV33 は、読み書き処理中に待ち状態を除去するために専用設計されている同期フロースルーバースト SRAM です。全ての同期入力は、クロックの立ち上がりエッジで制御される入力レジスタに取り込まれます。クロック信号は、クロック イネーブル入力信号 (CEN) により有効にされます。CEN が HIGH の場合、クロック信号は有効にされず、すべての内部状態は保持されます。すべての同期動作は、CEN により可能になります。クロック立ち上がりからの最大アクセス遅延 ( $t_{CDV}$ ) は 6.5ns (デバイス速度が 133MHz の場合) です。

クロックの立ち上がりエッジで全ての 3つのチップイネーブル ( $\overline{CE}_1$ 、 $\overline{CE}_2$ 、 $\overline{CE}_3$ ) をアクティブにアサートすることでアクセスを開始することができます。(CEN) がアクティブ LOW であり、ADV/LD が LOW にアサートされた時、デバイスに送信されたアドレスはラッチされます。アクセスは、書き込みイネーブル (WE) の状態に応じて、読み出しちゃは書き込み動作が行われます。BW<sub>X</sub> はバイト書き込み動作を行うために使用できます。

書き込み動作は書き込みイネーブル (WE) により可能になります。全ての書き込みは、内蔵のセルフタイム同期書き込み回路で簡素化されます。

3つの同期チップイネーブル ( $\overline{CE}_1$ 、 $\overline{CE}_2$ 、 $\overline{CE}_3$ ) および非同期出力イネーブル (OE) は深度の拡大を簡単にします。全ての動作 (読み出し、書き込み、選択解除) はパイプライン化されます。次の動作用に新しいアドレスをロードするために、デバイスが選択解除された後、ADV/LD を LOW に駆動する必要があります。

### シングル読み出しアクセス

クロックの立ち上がりエッジで以下の条件が満たされると、読み出しアクセスが開始されます。

- CEN は LOW にアサートされます。
  - $\overline{CE}_1$ 、 $\overline{CE}_2$  および  $\overline{CE}_3$  はすべてアクティブにアサートされます。
  - 書き込みイネーブル入力信号 WE が HIGH にアサートされます。
  - ADV/LD は LOW にアサートされます。
- アドレス入力に供給されたアドレスはアドレス レジスタにラッチされ、メモリ アレイおよび制御論理回路に送信されます。制御論理回路は読み出しアクセスが実行中であると判定し、要求されたデータが出力レジスタの入力に伝播することを可能にします。OE がアクティブ LOW になるなら、データは 6.5ns (133MHz デバイス) 以内に使用可能になります。読み出しア

セスの最初のクロックの後、出力バッファは OE および内部制御論理回路で制御されます。デバイスが要求のデータを出力するためには、OE を LOW に駆動する必要があります。後続のクロックでは、他の処理 (読み込み/書き込み/選択解除) は開始できます。そのため、クロック立ち上がり時に SRAM がチップイネーブル信号のいずれかにより選択解除されると、その出力はトライステートになります。

### バースト読み出しアクセス

CY7C1461KV33/CY7C1463KV33 は、バースト カウンタを内蔵しており、単一のアドレスを送信しアドレス入力を再アサートせずに最大 4 回の読み出しを行なうことを可能にします。シングル読み出しアクセスの節で説明したように、新しいアドレスを SRAM にロードするために ADV/LD を LOW に駆動する必要があります。バースト カウンターのシーケンスは MODE 入力信号で決まります。MODE 入力信号は、LOW にするとリニア バーストモードを選択し、HIGH にするとインターリード バーストシーケンスを選択します。両方のバースト カウンターはバースト シーケンスに A0 と A1 ビットを使用し、上限までインクリメントされたらラップ アラウンドします。ADV/LD 入力信号を HIGH にすると、チップイネーブルまたは WE の状態にかかわらず内部バースト カウンターはインクリメントします。WE はバースト サイクルの始まりにラッチされます。そのため、アクセスタイプ (読み出しか書き込み) はバースト シーケンスにわたって変わりません。

### シングル書き込みアクセス

クロックの立ち上がりで次の要件が満たされると、書き込みアクセスは開始されます: (1) CEN が LOW にアサート、(2)  $\overline{CE}_1$ 、 $\overline{CE}_2$ 、 $\overline{CE}_3$  がすべてアクティブにアサート、(3) 書き込み信号 WE が LOW にアサートされます。アドレスバスに送信されたアドレスはアドレス レジスタにロードされます。書き込み信号は制御論理回路にラッチされます。OE 入力信号の状態にかかわらずデータ ラインは自動的にトライステートになります。これにより、外部論理回路は DQs と DQP<sub>X</sub> にデータを供給できます。

次のクロック立ち上がりでは、DQs と DQP<sub>X</sub> (または書き込み動作用のサブセット (詳細は 10 ページの真理値表を参照)) 入力に送信されたデータはデバイスにラッチされ、書き込みが完了します。このサイクルで追加のアクセス (読み出し/書き込み/選択解除) を開始できます。

書き込み処理中に書き込まれたデータは BW<sub>X</sub> 信号で制御されます。CY7C1461KV33/CY7C1463KV33 は、真理値表で説明されたバイト書き込み機能を備えています。書き込みイネーブル入力 (WE) と選択したバイト書き込み選択をアサートすると、所望のバイトのみが選択的に書き込まれます。バイト書き込み動作中に選択されないバイトは、不変のままでです。書き込み動作を簡素化するためにセルフタイム同期書き込みメカニズムが提供

されています。簡単なバイト書き込み処理に簡素化可能な読み出し／変更／書き込みシーケンスを大幅に簡素化するために、バイト書き込み機能が組み込まれています。

CY7C1461KV33/CY7C1463KV33 は、は共通 I/O デバイスであるため、出力がアクティブの時にデータをデバイスに駆動してはなりません。データを DQs と DQP<sub>X</sub> 入力にデータ供給する前に OE を HIGH にアサートすることができます。このようにすると、出力ドライバーがトライステートになります。予防策として、OE の状態にかかわらず、書き込みサイクルが検出される度に DQs と DQP<sub>X</sub> は自動的にトライステートになります。

### バースト書き込みアクセス

CY7C1461KV33/CY7C1463KV33 は、バーストカウンターを内蔵しており、単一のアドレスを送信しアドレス入力を再アサートせずに最大 4 回の書き込みを行うことを可能にします。シングル書き込みアクセスの節で前述したように、初期アドレスをロードするために ADV/LD を LOW に駆動する必要があります。次のクロック立ち上がりで ADV/LD が HIGH に駆動されると、チップイネーブル (CE<sub>1</sub>、CE<sub>2</sub>、CE<sub>3</sub>) および WE 入力は無視され、バーストカウンタはインクリメントされます。正しいデータバイトを書き込むために、バースト書き込みの各サイクルで正しい BW<sub>X</sub> 入力を駆動する必要があります。

### スリープモード

ZZ 入力ピンは非同期入力です。ZZ をアサートすると、SRAM は省電力スリープモードになります。このスリープモードへの移行および復帰には 2 クロックサイクルかかります。このモードでは、データの統合性が保証されます。スリープモードに入った時に保留中のアクセスは有効として見なされず、動作完了も保証されません。デバイスはスリープモードに入る前に、選択解除する必要があります。ZZ 入力が LOW に戻った後、

### ZZ モード電気的特性

| パラメーター             | 説明                       | テスト条件                            | Min               | Max               | 単位 |
|--------------------|--------------------------|----------------------------------|-------------------|-------------------|----|
| I <sub>DDZZ</sub>  | スリープモードスタンバイ電流           | ZZ $\geq$ V <sub>DD</sub> - 0.2V | -                 | 89                | mA |
| t <sub>ZZS</sub>   | デバイス動作から ZZ までの時間        | ZZ $\geq$ V <sub>DD</sub> - 0.2V | -                 | 2t <sub>CYC</sub> | ns |
| t <sub>ZZREC</sub> | ZZ 復帰時間                  | ZZ $\leq$ 0.2V                   | 2t <sub>CYC</sub> | -                 | ns |
| t <sub>ZZI</sub>   | ZZ アクティブからスリープ電流までの時間    | このパラメーターはサンプリングされた値である           | -                 | 2t <sub>CYC</sub> | ns |
| t <sub>RZZI</sub>  | ZZ 非アクティブからスリープ電流終了までの時間 | このパラメーターはサンプリングされた値である           | 0                 | -                 | ns |

CE<sub>1</sub>、CE<sub>2</sub> および CE<sub>3</sub> は t<sub>ZZREC</sub> の間非アクティブのままにする必要があります。

### インターリープバーストアドレス表

(MODE = 開放または V<sub>DD</sub>)

| 1番目のアドレス<br>A1: A0 | 2番目のアドレス<br>A1: A0 | 3番目のアドレス<br>A1: A0 | 4番目のアドレス<br>A1: A0 |
|--------------------|--------------------|--------------------|--------------------|
| 00                 | 01                 | 10                 | 11                 |
| 01                 | 00                 | 11                 | 10                 |
| 10                 | 11                 | 00                 | 01                 |
| 11                 | 10                 | 01                 | 00                 |

### リニアバーストアドレス表

(MODE = GND)

| 1番目のアドレス<br>A1: A0 | 2番目のアドレス<br>A1: A0 | 3番目のアドレス<br>A1: A0 | 4番目のアドレス<br>A1: A0 |
|--------------------|--------------------|--------------------|--------------------|
| 00                 | 01                 | 10                 | 11                 |
| 01                 | 10                 | 11                 | 00                 |
| 10                 | 11                 | 00                 | 01                 |
| 11                 | 00                 | 01                 | 10                 |

## 真理値表

以下は、CY7C1461KV33/CY7C1463KV33 の真理値表です。[1、2、3、4、5、6、7]

| 動作                      | 使用するアドレス | $\overline{CE}_1$ | $\overline{CE}_2$ | $\overline{CE}_3$ | $ZZ$ | $ADV/\overline{LD}$ | $WE$ | $\overline{BW}_X$ | $OE$ | $CEN$ | $CLK$ | $DQ$      |
|-------------------------|----------|-------------------|-------------------|-------------------|------|---------------------|------|-------------------|------|-------|-------|-----------|
| ディセレクト サイクル             | 無        | H                 | X                 | X                 | L    | L                   | X    | X                 | X    | L     | L->H  | トライステート   |
| ディセレクト サイクル             | 無        | X                 | X                 | H                 | L    | L                   | X    | X                 | X    | L     | L->H  | トライステート   |
| ディセレクト サイクル             | 無        | X                 | L                 | X                 | L    | L                   | X    | X                 | X    | L     | L->H  | トライステート   |
| ディセレクト サイクル継続           | 無        | X                 | X                 | X                 | L    | H                   | X    | X                 | X    | L     | L->H  | トライステート   |
| 読み出しサイクル<br>(バースト開始)    | 外部       | L                 | H                 | L                 | L    | L                   | H    | X                 | L    | L     | L->H  | データ出力 (Q) |
| 読み出しサイクル<br>(バースト継続)    | 後続       | X                 | X                 | X                 | L    | H                   | X    | X                 | L    | L     | L->H  | データ出力 (Q) |
| NOP／ダミー読み出し<br>(バースト開始) | 外部       | L                 | H                 | L                 | L    | L                   | H    | X                 | H    | L     | L->H  | トライステート   |
| ダミー読み出し<br>(バースト継続)     | 後続       | X                 | X                 | X                 | L    | H                   | X    | X                 | H    | L     | L->H  | トライステート   |
| 書き込みサイクル<br>(バースト開始)    | 外部       | L                 | H                 | L                 | L    | L                   | L    | L                 | X    | L     | L->H  | データ入力 (D) |
| 書き込みサイクル<br>(バースト継続)    | 後続       | X                 | X                 | X                 | L    | H                   | X    | L                 | X    | L     | L->H  | データ入力 (D) |
| NOP／書き込み中止<br>(バースト開始)  | 無        | L                 | H                 | L                 | L    | L                   | L    | H                 | X    | L     | L->H  | トライステート   |
| 書き込み中止<br>(バースト継続)      | 後続       | X                 | X                 | X                 | L    | H                   | X    | H                 | X    | L     | L->H  | トライステート   |
| クロック エッジの無視<br>(ストール)   | 現行       | X                 | X                 | X                 | L    | X                   | X    | X                 | X    | H     | L->H  | -         |
| スリープ モード                | 無        | X                 | X                 | X                 | H    | X                   | X    | X                 | X    | X     | X     | トライステート   |

### 注

1.  $X$  = 「ドント ケア」。 $H$  = 論理 HIGH、 $L$  = 論理 LOW。 $\overline{BW}_X = L$  は、少なくとも 1 バイト書き込みセレクト信号がアクティブ、 $\overline{BW}_X = \text{有効}$  は、対象のバイト書き込みセレクト信号がアサートされることを示します。詳細については、真理値表を参照してください。
2. 書き込みは、 $\overline{BW}_X$  と  $WE$  で定義されます。読み書きと書き込みについては真理値表を参照してください。
3. 書き込みサイクルが検出された場合、バイト書き込み中でも、すべての I/O はトライステートになります。
4.  $DQ$  と  $DQP_X$  ピン現行のサイクルと  $OE$  信号によって制御されます。 $OE$  は非同期で、クロックと同期してサンプリングされません。
5.  $CEN = H$  の場合は、待ち状態が挿入されます。
6. デバイスの電源投入時は、 $OE$  に関わらず、各ピンは選択解除の状態で、I/O はトライステートの状態です。
7.  $OE$  は非同期で、クロック立ち上がりと同期してサンプリングされません。これは、書き込みサイクル中に内部的にマスキングされます。読み出しサイクルでは、 $OE$  が非アクティブ、またはデバイスが選択解除された場合、 $DQP_X$  はトライステートになり、 $OE$  がアクティブの場合は  $DQP_X$  はデータを格納します。

## 書き込み／読み出しの部分真理値表

以下は CY7C1461KV33 の書き込み／読み出しの部分真理値表です。[8, 9]

| 機能 (CY7C1461KV33)                                | $\overline{WE}$ | $\overline{BW}_A$ | $\overline{BW}_B$ | $\overline{BW}_C$ | $\overline{BW}_D$ |
|--------------------------------------------------|-----------------|-------------------|-------------------|-------------------|-------------------|
| 読み出し                                             | H               | X                 | X                 | X                 | X                 |
| 書き込み－バイト書き込みなし                                   | L               | H                 | H                 | H                 | H                 |
| バイト A 書き込み－(DQ <sub>A</sub> と DQP <sub>A</sub> ) | L               | L                 | H                 | H                 | H                 |
| バイト B 書き込み－(DQ <sub>B</sub> と DQP <sub>B</sub> ) | L               | H                 | L                 | H                 | H                 |
| バイト C 書き込み－(DQ <sub>C</sub> と DQP <sub>C</sub> ) | L               | H                 | H                 | L                 | H                 |
| バイト D 書き込み－(DQ <sub>D</sub> と DQP <sub>D</sub> ) | L               | H                 | H                 | H                 | L                 |
| すべてのバイト書き込み                                      | L               | L                 | L                 | L                 | L                 |

## 書き込み／読み出しの部分真理値表

以下は CY7C1463KV33 の書き込み／読み出しの部分真理値表です。[8, 9]

| 機能 (CY7C1463KV33)                                | $\overline{WE}$ | $\overline{BW}_B$ | $\overline{BW}_a$ |
|--------------------------------------------------|-----------------|-------------------|-------------------|
| 読み出し                                             | H               | X                 | X                 |
| 書き込み－バイト書き込みなし                                   | L               | H                 | H                 |
| バイト a 書き込み－(DQ <sub>a</sub> と DQP <sub>a</sub> ) | L               | H                 | L                 |
| バイト b 書き込み－(DQ <sub>b</sub> 、 DQP <sub>b</sub> ) | L               | L                 | H                 |
| 両バイト書き込み                                         | L               | L                 | L                 |

### 注

8. X = 「ドントケア」。H = 論理 HIGH、L = 論理 LOW。 $\overline{BW}_X = L$  は、少なくとも 1 バイト書き込みセレクト信号がアクティブ、 $\overline{BW}_X = \text{有効}$  は、対象のバイト書き込みセレクト信号がアサートされることを示します。詳細については、真理値表を参照してください。
9. この表では、バイト書き込みの組み合わせの一部を示します。どの  $\overline{BW}_X$  の組み合わせも有効です。書き込みは、アクティブになるバイト書き込み信号に応じ

## 最大定格

最大定格を超えると、デバイスの寿命が短くなる可能性があります。これらのユーザー ガイドラインはテストされていません。

保存温度 .....  $-65^{\circ}\text{C} \sim +150^{\circ}\text{C}$

通電時の周囲温度 .....  $-55^{\circ}\text{C} \sim +125^{\circ}\text{C}$

GND を基準とした  $V_{DD}$  .....  $-0.5\text{V} \sim +4.6\text{V}$

GND を基準とした  $V_{DDQ}$  上の電源電圧 .....  $-0.5\text{V} \sim +V_{DD}$

トライステート状態の出力に

印加できる DC 電圧 .....  $-0.5\text{V} \sim V_{DDQ}+0.5\text{V}$

DC 入力電圧 .....  $-0.5\text{V} \sim V_{DD}+0.5\text{V}$

出力 (LOW) への電流 ..... 20mA

静電気放電電圧

(MIL-STD-883、Method 3015) .....  $> 2001\text{V}$

ラッチアップ電流 .....  $>200\text{mA}$

## 動作範囲

| 範囲 | 周囲温度                                         | $V_{DD}$                    | $V_{DDQ}$                       |
|----|----------------------------------------------|-----------------------------|---------------------------------|
| 商用 | $0^{\circ}\text{C} \sim +70^{\circ}\text{C}$ | $3.3\text{V} - 5\% / +10\%$ | $2.5\text{V} - 5\% \sim V_{DD}$ |

## 中性子ソフトエラー耐性

| パラメーター | 説明             | テスト条件                | Typ | Max* | 単位      |
|--------|----------------|----------------------|-----|------|---------|
| LSBU   | 単一論理ビット反転      | $25^{\circ}\text{C}$ | 197 | 216  | FIT/Mb  |
| LMBU   | 複数論理ビット反転      | $25^{\circ}\text{C}$ | 0   | 0.01 | FIT/Mb  |
| SEL    | シングルイベントラッチアップ | $85^{\circ}\text{C}$ | 0   | 0.1  | FIT/Dev |

\* テスト中に LMBU または SEL イベントは発生しない；本項は  $\chi^2$  分布の 95% 信頼上限を示します。詳細は、[AN54908 「中性子の SER 加速試験と地上における故障率の計算」](#) のアプリケーション ノートを参照

## 電気的特性

### 動作範囲において

| パラメーター <sup>[10, 11]</sup> | 説明                           | テスト条件                                  | Min   | Max                    | 単位            |
|----------------------------|------------------------------|----------------------------------------|-------|------------------------|---------------|
| $V_{DD}$                   | 電源電圧                         |                                        | 3.135 | 3.6                    | V             |
| $V_{DDQ}$                  | I/O 電源電圧                     | 3.3V I/O の場合                           | 3.135 | $V_{DD}$               | V             |
|                            |                              | 2.5V I/O の場合                           | 2.375 | 2.625                  | V             |
| $V_{OH}$                   | 出力 HIGH 電圧                   | 3.3V I/O、 $I_{OH} = -4.0\text{mA}$ の場合 | 2.4   | -                      | V             |
|                            |                              | 2.5V I/O、 $I_{OH} = -1.0\text{mA}$ の場合 | 2.0   | -                      | V             |
| $V_{OL}$                   | 出力 LOW 電圧                    | 3.3V I/O、 $I_{OL} = 8.0\text{mA}$ の場合  | -     | 0.4                    | V             |
|                            |                              | 2.5V I/O、 $I_{OL} = 1.0\text{mA}$ の場合  | -     | 0.4                    | V             |
| $V_{IH}$                   | 入力 HIGH 電圧 <sup>[10]</sup>   | 3.3V I/O の場合                           | 2.0   | $V_{DD} + 0.3\text{V}$ | V             |
|                            |                              | 2.5V I/O の場合                           | 1.7   | $V_{DD} + 0.3\text{V}$ | V             |
| $V_{IL}$                   | 入力 LOW 電圧 <sup>[10]</sup>    | 3.3V I/O の場合                           | -0.3  | 0.8                    | V             |
|                            |                              | 2.5V I/O の場合                           | -0.3  | 0.7                    | V             |
| $I_x$                      | 入力リーコンデンサー電流 (ZZ と MODE を除く) | $GND \leq V_I \leq V_{DDQ}$            | -5    | 5                      | $\mu\text{A}$ |
|                            | MODE の入力電流                   | 入力 = $V_{SS}$                          | -30   | -                      | $\mu\text{A}$ |
|                            |                              | 入力 = $V_{DD}$                          | -     | 5                      | $\mu\text{A}$ |
|                            | ZZ の入力電流                     | 入力 = $V_{SS}$                          | -5    | -                      | $\mu\text{A}$ |
|                            |                              | 入力 = $V_{DD}$                          | -     | 30                     | $\mu\text{A}$ |
| $I_{OZ}$                   | 出力リーコンデンサー電流                 | $GND \leq V_I \leq V_{DDQ}$ 、出力が無効     | -5    | 5                      | $\mu\text{A}$ |

### 注

10. オーバーシュート :  $V_{IH}(\text{AC}) < V_{DD} + 1.5\text{V}$  (パルス幅は  $t_{CYC}/2$  未満)、アンダーシュート :  $V_{IL}(\text{AC}) > -2\text{V}$  (パルス幅は  $t_{CYC}/2$  未満)

11.  $T_{Power-up}$ : 200ms 以内に 0V から  $V_{DD}(\text{min.})$  までの直線傾斜を前提としています。この間では、 $V_{IH} < V_{DD}$ 、 $V_{DDQ} \leq V_{DD}$ 。

## 電気的特性(続き)

動作範囲において

| パラメーター <sup>[10, 11]</sup> | 説明                          | テスト条件                                                                                                                                       |                        |     | Min | Max | 単位 |
|----------------------------|-----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|------------------------|-----|-----|-----|----|
| $I_{DD}$                   | $V_{DD}$ 動作時供給電流            | $V_{DD} = \text{Max}$ 、<br>$I_{OUT} = 0\text{mA}$ 、<br>$f = f_{MAX} = 1/t_{CYC}$                                                            | 7.5ns のサイクル、<br>133MHz | ×18 | —   | 150 | mA |
|                            |                             |                                                                                                                                             |                        | ×36 | —   | 170 |    |
| $I_{SB1}$                  | 自動 CE パワーダウン電流 –<br>TTL 入力  | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除済み、<br>$V_{IN} \geq V_{IH}$ または $V_{IN} \leq V_{IL}$ 、<br>$f = f_{MAX}$ 、<br>入力切り替え                      | 7.5ns のサイクル、<br>133MHz | ×18 | —   | 85  | mA |
|                            |                             |                                                                                                                                             |                        | ×36 | —   | 90  |    |
| $I_{SB2}$                  | 自動 CE パワーダウン電流 –<br>CMOS 入力 | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除済み、<br>$V_{IN} \leq 0.3\text{V}$ 、<br>$V_{IN} \geq V_{DD} - 0.3\text{V}$ 、<br>$f = 0$ 、<br>入力が静止状態にある    | 7.5ns のサイクル、<br>133MHz | ×18 | —   | 75  | mA |
|                            |                             |                                                                                                                                             |                        | ×36 | —   | 80  |    |
| $I_{SB3}$                  | 自動 CE パワーダウン電流 –<br>CMOS 入力 | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \leq 0.3\text{V}$ または<br>$V_{IN} \geq V_{DDQ} - 0.3\text{V}$ 、<br>$f = f_{MAX}$ 、<br>入力切り替え | 7.5ns のサイクル、<br>133MHz | ×18 | —   | 85  | mA |
|                            |                             |                                                                                                                                             |                        | ×36 | —   | 90  |    |
| $I_{SB4}$                  | 自動 CE パワーダウン電流 –<br>TTL 入力  | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \geq V_{DD} - 0.3\text{V}$<br>または $V_{IN} \leq 0.3\text{V}$ 、<br>$f = 0$ 、<br>入力が静止状態にある    | 7.5ns のサイクル、<br>133MHz | ×18 | —   | 75  | mA |
|                            |                             |                                                                                                                                             |                        | ×36 | —   | 80  |    |

## 静電容量

下表では、容量のパラメーターを示します

| パラメーター <sup>[12]</sup> | 説明         | テスト条件                                                                                              | 100 ピン TQFP<br>最大値 | 単位 |
|------------------------|------------|----------------------------------------------------------------------------------------------------|--------------------|----|
| $C_{IN}$               | 入力静電容量     | $T_A = 25^\circ\text{C}$ 、 $f = 1\text{MHz}$ 、<br>$V_{DD} = 3.3\text{V}$ 、 $V_{DDQ} = 2.5\text{V}$ | 5                  | pF |
| $C_{CLK}$              | クロック入力静電容量 |                                                                                                    | 5                  | pF |
| $C_{IO}$               | 入力／出力静電容量  |                                                                                                    | 5                  | pF |

## 熱抵抗

下表では、熱抵抗のパラメーターを示します。

| パラメーター <sup>[12]</sup> | 説明                   | テスト条件                                                     | 100 ピン TQFP<br>パッケージ | 単位    |
|------------------------|----------------------|-----------------------------------------------------------|----------------------|-------|
| $Q_{JA}$               | 熱抵抗<br>(接合部から周囲)     | テスト条件は、<br>EIA/JESD51 による、熱インピーダンスを測定するための標準的なテスト方法と手順に従う | エア (0 メートル / 秒) 静止付  | 35.36 |
|                        |                      |                                                           | エアーフロー (1 メートル / 秒)  | 31.30 |
|                        |                      |                                                           | エアーフロー (3 メートル / 秒)  | 28.86 |
| $Q_{JC}$               | 熱抵抗 (接合部からケース)       |                                                           |                      | 7.52  |
| $Q_{JB}$               | 熱抵抗<br>(ジャンクションボードへ) |                                                           |                      | 28.89 |

## AC テストの負荷および波形

図 3. AC テストの負荷と波形



### 注

12. 開発時これらのパラメーターに影響を与える可能性のある設計／プロセス変更があった後にテストされます。

## スイッチング特性

動作範囲において

| パラメーター <sup>[13, 14]</sup> | 説明                                                           | 133MHz |     | 単位 |
|----------------------------|--------------------------------------------------------------|--------|-----|----|
|                            |                                                              | Min    | Max |    |
| $t_{POWER}^{[15]}$         |                                                              | 1      | –   | ms |
| <b>クロック</b>                |                                                              |        |     |    |
| $t_{CYC}$                  | クロック サイクル期間                                                  | 7.5    | –   | ns |
| $t_{CH}$                   | クロック HIGH                                                    | 2.5    | –   | ns |
| $t_{CL}$                   | クロック LOW                                                     | 2.5    | –   | ns |
| <b>出力時間</b>                |                                                              |        |     |    |
| $t_{CDV}$                  | CLK立ち上がり後のデータ出力有効時間                                          | –      | 6.5 | ns |
| $t_{DOH}$                  | CLK立ち上がり後のデータ出力ホールド時間                                        | 2.5    | –   | ns |
| $t_{CLZ}$                  | クロックから Low Zまでの時間 <sup>[16, 17, 18]</sup>                    | 2.5    | –   | ns |
| $t_{CHZ}$                  | クロックから High Zまでの時間 <sup>[16, 17, 18]</sup>                   | –      | 3.8 | ns |
| $t_{OEV}$                  | $\overline{OE}$ LOWから出力有効までの時間                               | –      | 3.0 | ns |
| $t_{OELZ}$                 | $\overline{OE}$ LOWから出力 Low Zまでの時間 <sup>[16, 17, 18]</sup>   | 0      | –   | ns |
| $t_{OEHZ}$                 | $\overline{OE}$ HIGHから出力 High Zまでの時間 <sup>[16, 17, 18]</sup> | –      | 3.0 | ns |
| <b>セットアップ時間</b>            |                                                              |        |     |    |
| $t_{AS}$                   | CLK立ち上がり前のアドレスセットアップ時間                                       | 1.5    | –   | ns |
| $t_{ALS}$                  | CLK立ち上がり前のADV/LDセットアップ時間                                     | 1.5    | –   | ns |
| $t_{WES}$                  | CLK立ち上がり前の $\overline{WE}$ 、 $\overline{BW}_X$ セットアップ時間      | 1.5    | –   | ns |
| $t_{CENS}$                 | CLK立ち上がり前の $\overline{CEN}$ セットアップ時間                         | 1.5    | –   | ns |
| $t_{DS}$                   | CLK立ち上がり前のデータ入力セットアップ時間                                      | 1.5    | –   | ns |
| $t_{CES}$                  | CLK立ち上がり前のチップイネーブルセットアップ時間                                   | 1.5    | –   | ns |
| <b>ホールド時間</b>              |                                                              |        |     |    |
| $t_{AH}$                   | CLK立ち上がり後のアドレスホールド時間                                         | 0.5    | –   | ns |
| $t_{ALH}$                  | CLK立ち上がり後のADV/LDホールド時間                                       | 0.5    | –   | ns |
| $t_{WEH}$                  | CLK立ち上がり後の $\overline{WE}$ 、 $\overline{BW}_X$ ホールド時間        | 0.5    | –   | ns |
| $t_{CENH}$                 | CLK立ち上がり後の $\overline{CEN}$ ホールド時間                           | 0.5    | –   | ns |
| $t_{DH}$                   | CLK立ち上がり後のデータ入力ホールド時間                                        | 0.5    | –   | ns |
| $t_{CEH}$                  | CLK立ち上がり後のチップイネーブルホールド時間                                     | 0.5    | –   | ns |

### 注

13. タイミングのリファレンス電圧レベルは、 $V_{DDQ} = 3.3V$  の場合は 1.5V であり、 $V_{DDQ} = 2.5V$  の場合は 1.25V です。
14. 特記されていない限り、テスト条件は [14 ページの図 3](#) の (a) に示します。
15. このデバイスは電圧レギュレータを内蔵しています； $t_{POWER}$  は、読み出しありまたは書き込み処理が開始される前に、 $V_{DD(min)}$  を超えた電源を供給する必要がある時間です。
16.  $t_{CHZ}$ 、 $t_{CLZ}$ 、 $t_{OELZ}$ 、 $t_{OEHZ}$  は、[14 ページの図 3](#) の (b) に示した AC テスト条件で指定されます。遷移は定常状態での電圧  $\pm 200mV$  の電圧レベルで測定されます。
17. 特定の電圧と温度において、同じデータバスを共用する時、SRAM 間のバス競合を回避するために、 $t_{OEHZ}$  は  $t_{OELZ}$  より少なく、 $t_{CHZ}$  は  $t_{CLZ}$  より少ないです。これらの仕様では、バス競合条件を説明しませんが、最悪の場合のユーザー条件において保証されるパラメーターを示します。デバイスは、同じシステム条件の下で Low Z の前に High Z を達成するように設計されています。
18. このパラメーターはサンプリングされ、すべてのデバイスで試験されるわけではありません。

## スイッチング波形

図4. 読み出し／書き込み波形 [19, 20, 21]



### 注

19. この波形の場合は ZZ は LOW に保持されます。  
 20. CE が LOW の場合、CE<sub>1</sub> は LOW、CE<sub>2</sub> は HIGH、CE<sub>3</sub> は LOW です。CE が HIGH の場合、CE<sub>1</sub> は HIGH、または CE<sub>2</sub> は LOW、または CE<sub>3</sub> は HIGH です。  
 21. バースト シーケンスの順序は、MODE ピンのステータスにより判定されます (0=リニア、1=インターリープ)。バースト動作は任意です。

## スイッチング波形(続き)

図 5. NOP、STALL、および DESELECT サイクル<sup>[22, 23, 24]</sup>



### 注

22. この波形の場合は ZZ は LOW に保持されます。

23.  $\overline{CE}$  が LOW の場合、 $\overline{CE}_1$  は LOW、 $\overline{CE}_2$  は HIGH、 $\overline{CE}_3$  は LOW です。 $\overline{CE}$  が HIGH の場合、 $\overline{CE}_1$  は HIGH、または  $\overline{CE}_2$  は LOW、または  $\overline{CE}_3$  は HIGH です。

## スイッチング波形(続き)

図 6. ZZ モードタイミング [25、26]



**注**  
 25. ZZ モードに入る時、デバイスを選択解除する必要があります。デバイスを選択解除するためのすべての可能な信号条件については、真理値表を参照してください。

## 注文情報

この製品の種類について、サイプレスは、様々なコンフィギュレーションおよび特長を持っている他の多くのバージョンを提供しています。以下の表には、現在在庫としてある部品のみを示します。

すべてのオプションの完全なリストについては、サイプレスのウェブサイト [www.cypress.com](http://www.cypress.com) にアクセスし、製品概要のページ <http://www.cypress.com/products> を参照し、または最寄りのサイプレスの販売代理店にお問い合わせください。

サイプレスは、事業所、ソリューションセンター、メーカー代理店および販売代理店の世界的なネットワークを保持しています。お客様の最寄りのオフィスについては、サイプレスの <http://www.cypress.com/go/datasheet/offices> をご覧ください。

| 速度 (MHz) | 注文コード               | パッケージ図   | 製品とパッケージタイプ                    | 動作範囲 |
|----------|---------------------|----------|--------------------------------|------|
| 133      | CY7C1461KV33-133AXC | 51-85050 | 100 ピン TQFP (14×20×1.4mm) 鉛フリー |      |
|          | CY7C1463KV33-133AXC |          |                                | 商用   |

## 注文コードの定義



## パッケージ図

図 7. 100 ピン TQFP (14×20×1.4mm) A100RA パッケージ図、51-85050



51-85050 \*E

**略語**

| 略語   | 説明                                                         |
|------|------------------------------------------------------------|
| CE   | Chip Enable ( チップ イネーブル )                                  |
| CEN  | Clock Enable ( クロック イネーブル )                                |
| CMOS | Complementary Metal Oxide Semiconductor<br>( 相補型金属酸化膜半導体 ) |
| I/O  | Input/Output ( 入力／出力 )                                     |
| NoBL | No Bus Latency ( バス レイテンシーなし )                             |
| OE   | Output Enable ( 出力イネーブル )                                  |
| SRAM | Static Random Access Memory<br>( スタティック ランダム アクセス メモリ )    |
| TQFP | Thin Quad Flat Pack<br>( 薄型クアッド フラット パッケージ )               |
| WE   | Write Enable ( 書き込みイネーブル )                                 |

**本書の表記法**
**測定単位**

| 記号  | 測定単位     |
|-----|----------|
| °C  | 摂氏温度     |
| MHz | メガヘルツ    |
| µA  | マイクロアンペア |
| mA  | ミリアンペア   |
| mm  | ミリメートル   |
| ms  | ミリ秒      |
| ns  | ナノ秒      |
| pF  | ピコファラッド  |
| V   | ボルト      |
| W   | ワット      |

## 改訂履歴

文書名 : CY7C1461KV33/CY7C1463KV33、NoBL™ アーキテクチャの 36M ピット (1M×36/2M×18) フロースルー SRAM  
文書番号 : 001-96065

| 版  | ECN 番号  | 発行日        | 変更者  | 変更内容                                                     |
|----|---------|------------|------|----------------------------------------------------------|
| ** | 4651000 | 02/04/2015 | HZEN | これは英語版 001-66681 Rev. *D を翻訳した日本語版 001-96065 Rev. ** です。 |
| *A | 4718923 | 04/09/2015 | PRIT | 決勝への変換                                                   |

## セールス、ソリューションおよび法律情報

### ワールドワイドな販売と設計サポート

サイプレスは、事業所、ソリューションセンター、メーカー代理店および販売代理店の世界的なネットワークを保持しています。お客様の最寄りのオフィスについては、[サイプレスのロケーションページ](#)をご覧ください。

#### 製品

車載用

[cypress.com/go/automotive](http://cypress.com/go/automotive)

クロック & バッファ

[cypress.com/go/clocks](http://cypress.com/go/clocks)

インターフェース

[cypress.com/go/interface](http://cypress.com/go/interface)

照明 & 電力制御

[cypress.com/go/powerpsoc](http://cypress.com/go/powerpsoc)

メモリ

[cypress.com/go/plc](http://cypress.com/go/plc)

PSoC

[cypress.com/go/memory](http://cypress.com/go/memory)

タッチ センシング

[cypress.com/go/psoc](http://cypress.com/go/psoc)

USB コントローラー

[cypress.com/go/touch](http://cypress.com/go/touch)

ワイヤレス / RF

[cypress.com/go/USB](http://cypress.com/go/USB)

[cypress.com/go/wireless](http://cypress.com/go/wireless)

#### PSoC® ソリューション

[psoc.cypress.com/solutions](http://psoc.cypress.com/solutions)

PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP

#### サイプレス開発者コミュニティ

コミュニティ | フォーラム | ブログ | ビデオ | トレーニング

#### テクニカル サポート

[cypress.com/go/support](http://cypress.com/go/support)

© Cypress Semiconductor Corporation, 2011-2015. 本文書に記載される情報は予告なく変更される場合があります。Cypress Semiconductor Corporation (サイプレス セミコンダクタ社) は、サイプレス製品に組み込まれた回路以外のいかなる回路を使用することに対して一切の責任を負いません。サイプレス セミコンダクタ社は、特許またはその他の権利に基づくライセンスを譲渡することも、または合意することもありません。サイプレス製品は、サイプレスとの書面による合意に基づくものでない限り、医療、生命維持、救命、重要な管理、または安全の用途のために使用することを保証するものではなく、また使用することを意図したものでもありません。さらにサイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

すべてのソース コード (ソフトウェアおよび／またはファームウェア) はサイプレス セミコンダクタ社 (以下「サイプレス」) が所有し、全世界の特許権保護 (米国およびその他の国)、米国の著作権法ならびに国際協定の条項により保護され、かつそれらに従います。サイプレスが本書面によりライセンサーに付与するライセンスは、個人的、非独占的かつ譲渡不能のライセンスであり、適用される契約で指定されたサイプレスの集積回路と併用されるライセンシーの製品のみをサポートするカスタムソフトウェアおよび／またはカスタムファームウェアを作成する目的に限って、サイプレスのソース コードの派生著作物をコピー、使用、変更そして作成するためのライセンス、ならびにサイプレスのソース コードおよび派生著作物をコンパイルするためのライセンスです。上記で指定された場合を除き、サイプレスの書面による明示的な許可なくして本ソース コードを複製、変更、変換、コンパイル、または表示することはすべて禁止します。

免責条項：サイプレスは、明示的または黙示的を問わず、本資料に関するいかなる種類の保証も行いません。これには、商品性または特定目的への適合性の黙示的な保証が含まれますが、これに限定されません。サイプレスは、本文書に記載される資料に対して今後予告なく変更を加える権利を留保します。サイプレスは、本文書に記載されるいかなる製品または回路を適用または使用したことによって生ずるいかなる責任も負いません。サイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

ソフトウェアの使用は、適用されるサイプレス ソフトウェア ライセンス契約によって制限され、かつ制約される場合があります。