

NoBL™ アーキテクチャの 36M ビット  
(1M×36/2M×18) パイプライン SRAM (ECC 付き )

## 機能

- ZBT™ とピン互換で、機能もゼロバスター・アラウンド (ZBT™) と同様
- 待ち状態なしの 250MHz バス動作
  - 速度グレード 250MHz、200MHz、167MHz
- 内部セルフタイム出力バッファ制御(非同期 $\overline{OE}$ 信号の使用が不要になる)
- パイプライン動作用に入出力が完全に登録済み
- バイト書き込み機能
- 3.3V 電源
- 3.3V/2.5V I/O 電源
- クロック～出力の時間が速い
  - 2.5ns (デバイス速度 250MHz の場合)
- 動作停止用クロックイネーブル ( $\overline{CEN}$ ) ピン
- セルフタイム同期書き込み
- CY7C1460KV33、CY7C1460KVE33、CY7C1462KVE33 は、JEDEC 標準鉛フリー 100 ピン TQFP、鉛フリーと非鉛フリー 165 ポール FBGA パッケージで出荷
- IEEE 1149.1 JTAG 準拠のバウンダリスキャニング
- パースト機能 — リニア／インターリーブ パースト順
- 「ZZ」スリープ モードオプション
- ソフトエラー レート (SER) 低減するための誤り訂正符号 (ECC) を内蔵

## 機能の詳細

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は、それぞれ 3.3V で動作する、1M × 36、2M × 18 の No Bus Latency™ (NoBL™) 論理付き同期パイプライン バースト SRAM です。これらのデバイスは、待ち状態なしの真の無限連続読み書き動作に対応するために設計されています。

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は、データがクロック サイクル毎に転送される連続的読み書き処理の有効化に必要な高度な NoBL 論理を備えています。

この機能は、頻繁な読み書き転送が必要なシステム内のデータスループットを大幅に増加させます。

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は、ZBT デバイスとピン互換で、機能も同様です。

全ての同期入力は、クロックの立ち上がりエッジにより制御される入力レジスタを通過します。全てのデータ出力は、クロックの立ち上がりエッジにより制御される出力レジスタを通過します。クロック入力がクロックイネーブル ( $CEN$ ) 信号により有効にされます。この信号は、デアサートされると、動作を停止し、以前のクロック サイクルを延長します。

書き込み動作は、バイト書き込みセレクト信号 (CY7C1460KV33/CY7C1460KVE33 では  $\overline{BW_a}$ – $\overline{BW_d}$ 、CY7C1462KVE33 では  $\overline{BW_a}$ – $\overline{BW_b}$ ) と書き込みイネーブル ( $WE$ ) 入力により制御されます。全ての書き込みは、内蔵のセルフタイム同期書き込み回路で制御されます。

3 つの同期チップ セレクト ( $\overline{CE}_1$ ,  $CE_2$ ,  $\overline{CE}_3$ ) と非同期出力イネーブル ( $OE$ ) は、バンクを容易に選択し、出力ピンのトライステートを制御するために提供されます。バス競合を回避するために、出力ドライバーは、書き込みシーケンスの間同時にトライステートになります。

**論理ブロック図 – CY7C1460KV33**

**論理ブロック図 – CY7C1460KVE33**


**論理ブロック図 – CY7C1462KVE33**


## 目次

|                                             |           |
|---------------------------------------------|-----------|
| セレクション ガイド .....                            | 5         |
| ピンのコンフィギュレーション .....                        | 5         |
| ピン機能 .....                                  | 7         |
| <b>機能概要 .....</b>                           | <b>8</b>  |
| シングル読み出しアクセス .....                          | 8         |
| バースト読み出しアクセス .....                          | 8         |
| シングル書き込みアクセス .....                          | 9         |
| バースト書き込みアクセス .....                          | 9         |
| スリープ モード .....                              | 9         |
| 内蔵 ECC .....                                | 9         |
| インターリーブ バーストアドレス表 .....                     | 10        |
| リニアバーストアドレス表 .....                          | 10        |
| ZZ モード電気的特性 .....                           | 10        |
| <b>真理値表 .....</b>                           | <b>11</b> |
| <b>部分書き込みサイクルの説明 .....</b>                  | <b>12</b> |
| <b>部分書き込みサイクルの説明 .....</b>                  | <b>12</b> |
| <b>IEEE 1149.1シリアルバウンダリスキャン(JTAG) .....</b> | <b>13</b> |
| JTAG 機能の無効化 .....                           | 13        |
| テストアクセスポート(TAP) .....                       | 13        |
| TAP リセットの実行 .....                           | 13        |
| TAP レジスタ .....                              | 13        |
| TAP 命令セット .....                             | 13        |
| <b>TAP コントローラー状態遷移図 .....</b>               | <b>15</b> |
| <b>TAP コントローラーのブロック図 .....</b>              | <b>15</b> |
| <b>TAP タイミング図 .....</b>                     | <b>15</b> |
| <b>TAP ACスイッチング特性 .....</b>                 | <b>16</b> |
| <b>3.3V TAP AC テスト条件 .....</b>              | <b>17</b> |
| <b>3.3V TAP AC 出力負荷の等価回路 .....</b>          | <b>17</b> |
| <b>2.5V TAP AC テスト条件 .....</b>              | <b>17</b> |
| <b>2.5V TAP AC 出力負荷の等価回路 .....</b>          | <b>17</b> |
| <b>TAP DC 電気的特性および動作条件 .....</b>            | <b>17</b> |
| <b>ID レジスタの定義 .....</b>                     | <b>18</b> |
| <b>スキャン レジスタ サイズ .....</b>                  | <b>18</b> |
| <b>ID コード .....</b>                         | <b>18</b> |
| <b>バウンダリスキャン順序 .....</b>                    | <b>19</b> |
| <b>最大定格 .....</b>                           | <b>20</b> |
| <b>動作範囲 .....</b>                           | <b>20</b> |
| <b>中性子ソフトエラー耐性 .....</b>                    | <b>20</b> |
| <b>電気的特性 .....</b>                          | <b>20</b> |
| <b>静電容量 .....</b>                           | <b>22</b> |
| <b>熱抵抗 .....</b>                            | <b>22</b> |
| <b>AC テストの負荷と波形 .....</b>                   | <b>22</b> |
| <b>スイッチング特性 .....</b>                       | <b>23</b> |
| <b>スイッチング波形 .....</b>                       | <b>24</b> |
| <b>注文情報 .....</b>                           | <b>26</b> |
| 注文コードの定義 .....                              | 26        |
| <b>パッケージ図 .....</b>                         | <b>27</b> |
| <b>略語 .....</b>                             | <b>29</b> |
| <b>本書の表記法 .....</b>                         | <b>29</b> |
| 測定単位 .....                                  | 29        |
| <b>改訂履歴 .....</b>                           | <b>30</b> |
| <b>セールス、ソリューションおよび法律情報 .....</b>            | <b>31</b> |
| ワールドワイドな販売と設計サポート .....                     | 31        |
| 製品 .....                                    | 31        |
| PSoC®ソリューション .....                          | 31        |
| サイプレス開発者コミュニティ .....                        | 31        |
| テクニカルサポート .....                             | 31        |

**セレクションガイド**

| 説明       | 250MHz | 200MHz | 167MHz | 単位  |
|----------|--------|--------|--------|-----|
| 最大アクセス時間 | 2.5    | 3.2    | 3.4    | ns  |
| 最大動作電流   | ×18    | 220    | 190    | 170 |
|          | ×36    | 240    | 210    | 190 |

**ピンのコンフィギュレーション**
**図1. 100ピンTQFPパッケージのピン配置**


## ピンのコンフィギュレーション(続き)

図 2. 165 ボール FBGA パッケージのピン配置

CY7C1460KVE33 (1M × 36)

|          | 1                | 2               | 3               | 4                 | 5                 | 6                 | 7                | 8                    | 9               | 10               | 11      |
|----------|------------------|-----------------|-----------------|-------------------|-------------------|-------------------|------------------|----------------------|-----------------|------------------|---------|
| <b>A</b> | NC/576M          | A               | CE <sub>1</sub> | $\overline{BW_c}$ | $\overline{BW_b}$ | $\overline{CE_3}$ | $\overline{CEN}$ | ADV/ $\overline{LD}$ | A               | A                | NC      |
| <b>B</b> | NC/1G            | A               | CE2             | $\overline{BW_d}$ | $\overline{BW_a}$ | CLK               | $\overline{WE}$  | $\overline{OE}$      | A               | A                | NC      |
| <b>C</b> | DQP <sub>c</sub> | NC              | $V_{DDQ}$       | $V_{SS}$          | $V_{SS}$          | $V_{SS}$          | $V_{SS}$         | $V_{DDQ}$            | NC              | DQP <sub>b</sub> |         |
| <b>D</b> | DQ <sub>c</sub>  | DQ <sub>c</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>b</sub> | DQ <sub>b</sub>  |         |
| <b>E</b> | DQ <sub>c</sub>  | DQ <sub>c</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>b</sub> | DQ <sub>b</sub>  |         |
| <b>F</b> | DQ <sub>c</sub>  | DQ <sub>c</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>b</sub> | DQ <sub>b</sub>  |         |
| <b>G</b> | DQ <sub>c</sub>  | DQ <sub>c</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>b</sub> | DQ <sub>b</sub>  |         |
| <b>H</b> | NC               | NC              | NC              | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | NC                   | NC              | ZZ               |         |
| <b>J</b> | DQ <sub>d</sub>  | DQ <sub>d</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>a</sub> | DQ <sub>a</sub>  |         |
| <b>K</b> | DQ <sub>d</sub>  | DQ <sub>d</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>a</sub> | DQ <sub>a</sub>  |         |
| <b>L</b> | DQ <sub>d</sub>  | DQ <sub>d</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>a</sub> | DQ <sub>a</sub>  |         |
| <b>M</b> | DQ <sub>d</sub>  | DQ <sub>d</sub> | $V_{DDQ}$       | $V_{DD}$          | $V_{SS}$          | $V_{SS}$          | $V_{DD}$         | $V_{DDQ}$            | DQ <sub>a</sub> | DQ <sub>a</sub>  |         |
| <b>N</b> | DQP <sub>d</sub> | NC              | $V_{DDQ}$       | $V_{SS}$          | NC                | NC                | $V_{SS}$         | $V_{DDQ}$            | NC              | DQP <sub>a</sub> |         |
| <b>P</b> | NC/144M          | NC/72M          | A               | A                 | TDI               | A1                | TDO              | A                    | A               | A                | NC/288M |
| <b>R</b> | MODE             | A               | A               | A                 | TMS               | A0                | TCK              | A                    | A               | A                |         |

## ピン機能

| ピン名                                                                    | I/O 形式           | ピンの説明                                                                                                                                                                                                                                                                                                                                                                         |
|------------------------------------------------------------------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A <sub>0</sub> 、A <sub>1</sub> 、A                                      | 入力-同期            | <b>アドレス位置の 1 つを選択するために使用されるアドレス入力。</b> CLK の立ち上がりエッジでサンプリング                                                                                                                                                                                                                                                                                                                   |
| BW <sub>a</sub> 、BW <sub>b</sub> 、BW <sub>c</sub> 、BW <sub>d</sub>     | 入力-同期            | <b>バイト書き込み選択入力、アクティプ LOW。</b> $\overline{WE}$ により有効にされて SRAM へバイト書き込みを駆動 CLK の立ち上がりエッジでサンプリング。BW <sub>a</sub> は DQ <sub>a</sub> と DQP <sub>a</sub> 、BW <sub>b</sub> は DQ <sub>b</sub> と DQP <sub>b</sub> 、BW <sub>c</sub> は DQ <sub>c</sub> と DQP <sub>c</sub> 、BW <sub>d</sub> は DQ <sub>d</sub> と DQP <sub>d</sub> を制御                                                      |
| WE                                                                     | 入力-同期            | <b>書き込みイネーブル入力、アクティプ LOW。</b> $\overline{CEN}$ がアクティプ LOW の場合、CLK の立ち上がりエッジでサンプリング。バイト書き込みを開始するためにこの信号を LOW にアサートすることが必要                                                                                                                                                                                                                                                      |
| ADV/LD                                                                 | 入力-同期            | <b>オンチップのアドレス カウンタを増加する、または新しいアドレスをロードするために使用されるアドバンス/ロード入力。</b> この入力が HIGH になり、 $\overline{CEN}$ が LOW にアサートされると内部バースト カウンタが増加される。LOW の場合、アクセスの度に新しいアドレスをデバイスにロードすることが可能。選択解除した後、新しいアドレスをロードするために、ADV/LD を LOW に駆動する必要がある                                                                                                                                                    |
| CLK                                                                    | 入力-クロック          | <b>クロック入力。</b> デバイスへの全ての同期入力を取り込むために使用。CLK は $\overline{CEN}$ により有効にされる。CLK は、 $\overline{CEN}$ がアクティプ LOW の場合のみに有効になる                                                                                                                                                                                                                                                        |
| $\overline{CE}_1$                                                      | 入力-同期            | <b>チップイネーブル 1 入力、アクティプ LOW。</b> CLK の立ち上がりエッジでサンプリング。デバイスを選択/選択解除するために $CE_2$ と $\overline{CE}_3$ と併用                                                                                                                                                                                                                                                                         |
| $CE_2$                                                                 | 入力-同期            | <b>チップイネーブル 2 入力、アクティプ HIGH。</b> CLK の立ち上がりエッジでサンプリング。デバイスを選択/選択解除するために $\overline{CE}_1$ と $\overline{CE}_3$ と併用                                                                                                                                                                                                                                                             |
| $\overline{CE}_3$                                                      | 入力-同期            | <b>チップイネーブル 3 入力、アクティプ LOW。</b> CLK の立ち上がりエッジでサンプリング。デバイスを選択/選択解除するために $CE_1$ と $CE_2$ と併用                                                                                                                                                                                                                                                                                    |
| OE                                                                     | 入力-非同期           | <b>出力イネーブル、アクティプ LOW。</b> I/O ピンの方向を制御するために、デバイスに内蔵された同期論理ブロックと組み合わせられる。この入力が LOW の場合、I/O ピンは出力として動作可能。HIGH にデアサートされた時、I/O ピンはトライステートに入り、入力データピンとして機能。OE は、書き込みシーケンスのデータ転送の間や選択解除の状態から復帰してから最初のクロック サイクルの間、またはデバイスが選択解除された時にマスクされる                                                                                                                                            |
| CEN                                                                    | 入力-同期            | <b>クロックイネーブル入力、アクティプ LOW。</b> LOW にアサートされると、クロック信号が SRAM により認められる。HIGH にデアサートされた場合、クロック信号がマスクされる。 $\overline{CEN}$ をデアサートするとデバイスが選択解除されないため、CEN は、必要に応じて以前のサイクルを延長するために使用可能                                                                                                                                                                                                   |
| DQ <sub>a</sub> 、DQ <sub>b</sub> 、DQ <sub>c</sub> 、DQ <sub>d</sub>     | I/O-同期           | <b>双方向データ I/O ライン。</b> 入力として機能している場合、CLK の立ち上がりエッジによりトリガされるオンチップデータ レジスタに供給される。出力として機能している場合、読み出しサイクル中に $A_X$ により指定されるメモリ位置に含まれるデータを転送。これらのピンの方向は、OE と内部制御論理により制御される。OE が LOW にアサートされた時、これらピンは出力として動作可能。この信号が HIGH の場合、DQ <sub>a</sub> –DQ <sub>d</sub> は、トライステート状態に移行。出力は、OE の状態に関わらず、書き込みシーケンスのデータ部分の間、または選択解除された状態からの出現、またはデバイスが選択解除された時から最初のクロック サイクルの間に自動的にトライステート状態に移行。 |
| DQP <sub>a</sub> 、DQP <sub>b</sub> 、DQP <sub>c</sub> 、DQP <sub>d</sub> | I/O-同期           | <b>双方向データ パリティ I/O ライン。</b> 機能的に、これら信号は DQ <sub>[31:0]</sub> と同一。書き込みシーケンスの間、DQP <sub>a</sub> は BW <sub>a</sub> 、DQP <sub>b</sub> は BW <sub>b</sub> 、DQP <sub>c</sub> は BW <sub>c</sub> 、および DQP <sub>d</sub> は BW <sub>d</sub> により制御される                                                                                                                                      |
| MODE                                                                   | 入力ストラップピン        | <b>モード入力。</b> デバイスのバースト順序を選択。HIGH の場合は、インターリーブ バースト順序。LOW の場合は、リニア バースト順序。MODE ピンの状態は動作中に変更不可。開放される場合、MODE ピンはデフォルトで HIGH になり、よってバースト順序がインターリーブ バースト順序                                                                                                                                                                                                                        |
| TDO                                                                    | JTAG シリアルデータ同期出力 | <b>JTAG 回路へのシリアルデータ出力。</b> TCK のネガティブ エッジでデータを送信                                                                                                                                                                                                                                                                                                                              |
| TDI                                                                    | JTAG シリアルデータ同期入力 | <b>JTAG 回路へのシリアルデータ入力。</b> TCK の立ち上がりエッジでサンプリング                                                                                                                                                                                                                                                                                                                               |

## ピン機能(続き)

| ピン名              | I/O 形式     | ピンの説明                                                                                                                                                        |
|------------------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TMS              | テストモード同期選択 | このピンは、テストアクセスポートステートマシンを制御。TCK の立ち上がりエッジでサンプリング                                                                                                              |
| TCK              | JTAG-クロック  | <b>JTAG回路へクロック入力</b>                                                                                                                                         |
| V <sub>DD</sub>  | 電源         | <b>デバイスのコアへ電源供給</b>                                                                                                                                          |
| V <sub>DDQ</sub> | I/O 電源     | <b>I/O回路へ電源供給</b>                                                                                                                                            |
| V <sub>SS</sub>  | グランド       | <b>デバイスのグランド。</b> システムのグランドに接続する必要がある                                                                                                                        |
| NC               | 該当なし       | <b>未接続。</b> このピンはダイに接続されていない                                                                                                                                 |
| NC/72M           | 該当なし       | <b>ダイに接続されていない。</b> すべての電圧レベルに接続可能                                                                                                                           |
| NC/144M          | 該当なし       | <b>ダイに接続されていない。</b> すべての電圧レベルに接続可能                                                                                                                           |
| NC/288M          | 該当なし       | <b>ダイに接続されていない。</b> すべての電圧レベルに接続可能                                                                                                                           |
| NC/576M          | 該当なし       | <b>ダイに接続されていない。</b> すべての電圧レベルに接続可能                                                                                                                           |
| NC/1G            | 該当なし       | <b>ダイに接続されていない。</b> すべての電圧レベルに接続可能                                                                                                                           |
| ZZ               | 入力-非同期     | <b>ZZ「スリープ」入力。</b> アクティブ HIGH 入力により、デバイスはデータの統合性が保持されている非タイムクリティカルな「スリープ」状態に入る。通常動作では、このピンを V <sub>SS</sub> に接続する、またはフローティング状態のままにすることが必要。ZZ ピンは内部プルダウン抵抗がある |

## 機能概要

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は、読み書き処理中に待ち状態を除去するために設計されている同期パイプラインバースト NoBL SRAM です。全ての同期入力は、クロックの立ち上がりエッジにより制御される入力レジスタを通過します。クロック信号は、クロックイネーブル入力信号(CEN)により有効にされます。CEN が HIGH の場合、クロック信号は有効にされず、すべての内部状態は保持されます。すべての同期動作は、CEN により可能になります。全てのデータ出力は、クロックの立ち上がりエッジにより制御される出力レジスタを通過します。クロック立ち上がりからの最大アクセス遅延(t<sub>CO</sub>) は 2.5ns (デバイス速度が 250MHz の場合) です。

クロックの立ち上がりエッジで全ての3つのチップイネーブル(CE<sub>1</sub>、CE<sub>2</sub>、CE<sub>3</sub>)をアクティブにアサートすることでアクセスを開始することができます。クロックイネーブル(CEN)がアクティブ LOW であり、ADV/LD が LOW にアサートされた時、デバイスに送信されたアドレスはラッチされます。アクセスは、書き込みイネーブル(WE)の状態に応じて、読み出しまたは書き込み動作が行われます。BW<sub>[x]</sub> はバイト書き込み動作を行うために使用できます。

書き込み動作は書き込みイネーブル(WE)により確認されます。全ての書き込みは、内蔵のセルフタイム同期書き込み回路で簡素化されます。

3つの同期チップイネーブル(CE<sub>1</sub>、CE<sub>2</sub>、CE<sub>3</sub>)および非同期出力イネーブル(OE)は動作深度の拡大を簡単にします。全ての動作(読み出し、書き込み、選択解除)はパイプライン化されます。次の動作に新しいアドレスをロードするために、デバイスが選択解除された後、ADV/LD を LOW に駆動する必要があります。

### シングル読み出しアクセス

クロックの立ち上がりエッジで以下の条件が満たされると、読み出しアクセスが開始されます。

■ CEN は LOW にアサートされます。

■ CE<sub>1</sub>、CE<sub>2</sub> および CE<sub>3</sub> は全てアクティブにアサートされます。

■ 書き込みイネーブル入力信号 WE が HIGH にデアサートされます。

■ ADV/LD は LOW にアサートされます。

アドレス入力に供給されたアドレスはアドレスレジスタにラッチされ、メモリコアおよび制御論理回路に送信されます。制御論理回路は読み出しアクセスが実行中であると判定し、要求されたデータが出力レジスタの入力に伝播することを可能にします。次のクロックの立ち上がりエッジでは、OE がアクティブ LOW であれば、要求されたデータが 2.5ns (250MHz のデバイスの場合) 以内に出力レジスタを介してデータバスに伝播することができます。読み出しアクセスの最初のクロックの後、出力バッファは OE および内部制御論理回路によって制御されます。デバイスが要求のデータを出力するためには、OE を LOW に駆動する必要があります。2 番目のクロックの間、後続の動作(読み出し/書き込み/選択解除)は開始できます。デバイスの選択解除動作もパイプライン化されます。そのため、クロック立ち上がり時に SRAM がチップイネーブル信号のいずれかにより選択解除されると、その出力は次のクロック立ち上がりにトライステートになります。

### バースト読み出しアクセス

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 はバーストカウンタを内蔵しており、アドレス入力を再アサートせずに单一のアドレスを供給して最大 4 回の読み出しを行うことを可能にします。シングル読み出しアクセス節で前述したように、新しいアドレスを SRAM にロードするために ADV/LD を LOW に駆動する必要があります。バーストカウンタのシーケンスは MODE 入力信号で決まります。MODE 入力信号は、LOW にするとリニアバーストモードを選択し、HIGH にするとインターリーブバーストシーケンスを選択します。両方のバーストカウンタはバーストシーケンスに A0 と A1 ビットを使用し、上限までインクリメントされたらラップアラウンドします。ADV/LD 入力信号を HIGH にすると、チップイネーブルまたは WE の状態にかかわらず内部バーストカウンタはインクリメントします。WE はバーストサイクルの始まりにラッチされます。

そのため、アクセス タイプ(読み出しか書き込み)はバースト シーケンスにわたって変わりません。

### シングル書き込みアクセス

クロックの立ち上がりエッジで以下の条件が満たされると、書き込みアクセスが開始されます。

- $\overline{CEN}$  は LOW にアサートされます。
- $\overline{CE_1}$ 、 $CE_2$  および  $\overline{CE_3}$  は全てアクティブにアサートされます。
- 書き込み信号  $\overline{WE}$  は LOW にアサートされます。

アドレス入力に送信されたアドレスはアドレス レジスタにロードされます。書き込み信号は制御論理ブロックにラッチされます。

次のクロック立ち上がり時に、 $\overline{OE}$  入力信号の状態にかかわらずデータ ラインは自動的にトライステートになります。これにより、外部論理ブロックはデータを DQ と DQP (CY7C1460KV33/CY7C1460KVE33 では  $DQ_{a,b,c,d}/DQP_{a,b,c,d}$ 、CY7C1462KVE33 では  $DQ_{a,b}/DQP_{a,b}$ ) に送信できます。さらに、適切な制御信号がアサートされれば、後続のアクセス(読み出し/書き込み/選択解除)用のアドレスはアドレス レジスタにラッチされます。

次のクロック立ち上がり時に、DQ と DQP (CY7C1460KV33/CY7C1460KVE33 では  $DQ_{a,b,c,d}/DQP_{a,b,c,d}$ 、CY7C1462KVE33 では  $DQ_{a,b}/DQP_{a,b}$ 、または書き込み動作用のサブセット(詳細は、書き込みサイクルの説明表を参照)) 入力に送信されたデータはデバイスにラッチされ、書き込みが完了します。

書き込み動作中に書き込まれたデータは  $\overline{BW}$  (CY7C1460KV33/CY7C1460KVE33 では  $BW_{a,b,c,d}$ 、CY7C1462KVE33 では  $BW_{a,b}$ ) 信号により制御されます。CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は、書き込みサイクルの説明表で説明されたバイト書き込み機能を備えています。選択したバイト書き込み選択 ( $BW$ ) 入力を使って書き込みイネーブル入力 ( $\overline{WE}$ ) をアサートすると、所望のバイトのみが選択的に書き込まれます。バイト書き込み動作中に選択されないバイトは、不变のままでです。書き込み動作を簡素化するためにセルフタイム同期書き込みメカニズムが提供されています。簡単なバイト書き込み動作に簡素化可能な読み出し/変更/書き込みシーケンスを簡素化するためにバイト書き込み機能が組み込まれています。

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 は共通 I/O デバイスであるため、出力がアクティブの時にデータをデバイスに駆動してはいけません。データを DQ と DQP (CY7C1460KV33/CY7C1460KVE33 では  $DQ_{a,b,c,d}/DQP_{a,b,c,d}$ 、CY7C1462KVE33 では  $DQ_{a,b}/DQP_{a,b}$ ) 入力に送信する前に、出力イネーブル ( $OE$ ) が HIGH にデアサートされることがあります。

ます。この場合、出力ドライバーがトライステートになります。安全対策としては、DQ と DQP

(CY7C1460KV33/CY7C1460KVE33 では  $DQ_{a,b,c,d}/DQP_{a,b,c,d}$ 、CY7C1462KVE33 では  $DQ_{a,b}/DQP_{a,b}$ ) は OE の状態にかかわらず、書き込みサイクルのデータ転送中に自動的にトライステートになります。

### バースト書き込みアクセス

CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 はバースト カウンタを内蔵しており、アドレス入力を再アサートせずに単一のアドレスを供給して最大 4 回の読み出しを行うことを可能にします。シングル書き込みアクセスの節で前述したように、初期アドレスをロードするために ADV/LD を LOW に駆動する必要があります。次のクロック立ち上がりで ADV/LD が HIGH に駆動される時、チップ イネーブル ( $\overline{CE_1}$ 、 $CE_2$ 、 $\overline{CE_3}$ ) および WE 入力は無視され、バースト カウンタはインクリメントされます。正しいデータ バイトを書き込むために、バースト書き込みの各サイクルで正しい  $BW$  (CY7C1460KV33/CY7C1460KVE33 では  $BW_{a,b,c,d}$ 、CY7C1462KVE33 では  $BW_{a,b}$ ) 入力を駆動する必要があります。

### スリープ モード

ZZ 入力ピンは非同期入力です。ZZ をアサートすると、SRAM は省電力「スリープ」モードに入ります。このスリープ モードへの移行および復帰には 2 クロック サイクルかかります。このモードでは、データの統合性が保証されます。スリープ モードに入った時に保留中のアクセスは有効として見なされず、動作完了も保証されません。デバイスはスリープ モードに入る前に、選択解除する必要があります。ZZ 入力が LOW に戻った後、 $\overline{CE_1}$ 、 $CE_2$  および  $\overline{CE_3}$  は  $t_{ZZREC}$  の時間非アクティブのままにする必要があります。

### 内蔵 ECC

CY7C1460KVE33/CY7C1462KVE33 SRAM は、宇宙線やアルファ粒子などに起因したソフトエラー アップセット (SEU) イベントを含むシングルビット メモリ エラーを全て検出し、訂正する ECC アルゴリズムを内蔵しています。これらのデバイスのソフトエラー率 (SER) は、一般的に SER が 200FIT/Mb 以上である ECC なしの SRAM より 4 枠改善され、0.01FIT/Mb 未満になります。内部データを保護するために、ECC パリティビット(ユーザーには不可視)を使用します。

ECC アルゴリズムはマルチビット エラーを訂正しません。しかしサイクロスの SRAM は、シングル SER イベントで任意のデータ ワードにマルチビット エラーが起こる可能性は非常に低くなるように設計されています。マルチビット エラーは非常に少なく SER はわずか 0.01FIT/Mb 未満です。

**インターリープ バースト アドレス表**

 (MODE = 開放または  $V_{DD}$ )

| 1番目のアドレス | 2番目のアドレス | 3番目のアドレス | 4番目のアドレス |
|----------|----------|----------|----------|
| A1、A0    | A1、A0    | A1、A0    | A1、A0    |
| 00       | 01       | 10       | 11       |
| 01       | 00       | 11       | 10       |
| 10       | 11       | 00       | 01       |
| 11       | 10       | 01       | 00       |

**リニア バースト アドレス表**

(MODE = GND)

| 1番目のアドレス | 2番目のアドレス | 3番目のアドレス | 4番目のアドレス |
|----------|----------|----------|----------|
| A1、A0    | A1、A0    | A1、A0    | A1、A0    |
| 00       | 01       | 10       | 11       |
| 01       | 10       | 11       | 00       |
| 10       | 11       | 00       | 01       |
| 11       | 00       | 01       | 10       |

**ZZ モード電気的特性**

| パラメータ       | 説明                         | テスト条件                   | Min        | Max        | 単位 |
|-------------|----------------------------|-------------------------|------------|------------|----|
| $I_{DDZZ}$  | スリープ モード スタンバイ電流           | $ZZ \geq V_{DD} - 0.2V$ | –          | 89         | mA |
| $t_{ZZS}$   | デバイスの動作から ZZ までの時間         | $ZZ \geq V_{DD} - 0.2V$ | –          | $2t_{CYC}$ | ns |
| $t_{ZZREC}$ | ZZ 復帰時間                    | $ZZ \leq 0.2V$          | $2t_{CYC}$ | –          | ns |
| $t_{ZZI}$   | スリープ電流までの ZZ アクティブ時間       | このパラメータはサンプリングされる       | –          | $2t_{CYC}$ | ns |
| $t_{RZZI}$  | スリープ電流が終了するまでの ZZ 非アクティブ時間 | このパラメータはサンプリングされる       | 0          | –          | ns |

## 真理値表

以下は、CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33 の真理値表です。[1、2、3、4、5、6、7]

| 動作                  | 使用されているアドレス | $\overline{CE}$ | ZZ | ADV/LD | WE | $\overline{BW}_x$ | OE | $\overline{CEN}$ | CLK | DQ        |
|---------------------|-------------|-----------------|----|--------|----|-------------------|----|------------------|-----|-----------|
| ディセレクトサイクル          | 無           | H               | L  | L      | X  | X                 | X  | L                | L-H | トライステート   |
| ディセレクトサイクルの継続       | 無           | X               | L  | H      | X  | X                 | X  | L                | L-H | トライステート   |
| 読み出しサイクル(バースト開始)    | 外部          | L               | L  | L      | H  | X                 | L  | L                | L-H | データ出力 (Q) |
| 読み出しサイクル(バースト継続)    | 次           | X               | L  | H      | X  | X                 | L  | L                | L-H | データ出力 (Q) |
| NOP/ダミー読み出し(バースト開始) | 外部          | L               | L  | L      | H  | X                 | H  | L                | L-H | トライステート   |
| ダミー読み出し(バースト継続)     | 次           | X               | L  | H      | X  | X                 | H  | L                | L-H | トライステート   |
| 書き込みサイクル(バースト開始)    | 外部          | L               | L  | L      | L  | L                 | X  | L                | L-H | データ入力 (D) |
| 書き込みサイクル(バースト継続)    | 次           | X               | L  | H      | X  | L                 | X  | L                | L-H | データ入力 (D) |
| NOP/書き込み中止(バースト開始)  | 無           | L               | L  | L      | L  | H                 | X  | L                | L-H | トライステート   |
| 書き込み中止(バースト継続)      | 次           | X               | L  | H      | X  | H                 | X  | L                | L-H | トライステート   |
| クロックエッジの無視(ストール)    | 現行          | X               | L  | X      | X  | X                 | X  | H                | L-H | -         |
| スリープモード             | 無           | X               | H  | X      | X  | X                 | X  | X                | X   | トライステート   |

### 注

- X=「ドントケア」、H=論理 HIGH、L=論理 LOW、すべてのチップインエーブルを担当する  $\overline{CE}$  はアクティブです。「 $\overline{BW}_x = L$ 」は、少なくとも 1 バイト書き込みセレクト信号がアクティブ、「 $\overline{BW}_x = \text{有効}$ 」は、対象のバイト書き込みセレクト信号がアサートされることを示します。詳細については、書き込みサイクル説明表を参照してください。
- 書き込みは、WE と  $\overline{BW}_x$  を使って定義されます。詳細については、書き込みサイクル説明表を参照してください。
- 書き込みサイクルが検出された場合、バイト書き込み中でも、すべての I/O はトライステートになります。
- DQ ピンと DQP ピンは現行のサイクルと OE 信号によって制御されます。
- CEN = H の場合は、待ち状態が挿入されます。
- デバイスの電源投入時は、OE に関わらず、各ピンは選択解除の状態で、I/O はトライステートの状態です。
- OE は非同期で、クロック立ち上がりと同期してサンプリングされません。書き込みサイクル中にマスキングされます。読み出しサイクルでは、OE が非アクティブ、またはデバイスが選択解除された場合、DQ<sub>s</sub> と DQP<sub>x</sub> はトライステートになり、OE がアクティブの場合は、DQ<sub>s</sub> はデータを格納します。

## 部分書き込みサイクルの説明

以下は、CY7C1460KV33/CY7C1460KVE33 の部分書き込みサイクルの説明です。[8、9、10、11]

| 機能 (CY7C1460KV33/CY7C1460KVE33)                   | $\overline{WE}$ | $\overline{BW_d}$ | $\overline{BW_c}$ | $\overline{BW_b}$ | $\overline{BW_a}$ |
|---------------------------------------------------|-----------------|-------------------|-------------------|-------------------|-------------------|
| 読み出し                                              | H               | X                 | X                 | X                 | X                 |
| 書き込み - バイト書き込みなし                                  | L               | H                 | H                 | H                 | H                 |
| バイト a 書き込み - (DQ <sub>a</sub> 、DQP <sub>a</sub> ) | L               | H                 | H                 | H                 | L                 |
| バイト b 書き込み - (DQ <sub>b</sub> 、DQP <sub>b</sub> ) | L               | H                 | H                 | L                 | H                 |
| バイト b、a 書き込み                                      | L               | H                 | H                 | L                 | L                 |
| バイト c 書き込み - (DQ <sub>c</sub> 、DQP <sub>c</sub> ) | L               | H                 | L                 | H                 | H                 |
| バイト c、a 書き込み                                      | L               | H                 | L                 | H                 | L                 |
| バイト c、b 書き込み                                      | L               | H                 | LL                | L                 | H                 |
| バイト c、b、a 書き込み                                    | L               | H                 | L                 | L                 | L                 |
| バイト d 書き込み - (DQ <sub>d</sub> 、DQP <sub>d</sub> ) | L               | L                 | H                 | H                 | H                 |
| バイト d、a 書き込み                                      | L               | L                 | H                 | H                 | L                 |
| バイト d、b 書き込み                                      | L               | L                 | H                 | L                 | H                 |
| バイト d、b、a 書き込み                                    | L               | L                 | H                 | L                 | L                 |
| バイト d、c 書き込み                                      | L               | L                 | L                 | H                 | H                 |
| バイト d、c、a 書き込み                                    | L               | L                 | L                 | H                 | L                 |
| バイト d、c、b 書き込み                                    | L               | L                 | L                 | L                 | H                 |
| すべてのバイト書き込み                                       | L               | L                 | L                 | L                 | L                 |

## 部分書き込みサイクルの説明

以下は、CY7C1462KVE33 の部分書き込みサイクルの説明です。[9、11]

| 機能 (CY7C1462KVE33)                                | $\overline{WE}$ | $\overline{BW_b}$ | $\overline{BW_a}$ |
|---------------------------------------------------|-----------------|-------------------|-------------------|
| 読み出し                                              | H               | X                 | X                 |
| 書き込み - バイト書き込みなし                                  | L               | H                 | H                 |
| バイト a 書き込み - (DQ <sub>a</sub> 、DQP <sub>a</sub> ) | L               | H                 | L                 |
| バイト b 書き込み - (DQ <sub>b</sub> 、DQP <sub>b</sub> ) | L               | L                 | H                 |
| 両バイト書き込み                                          | L               | L                 | L                 |

### 注

8. X=「ドントケア」、H=論理 HIGH、L=論理 LOW、すべてのチップ イネーブルを担当する  $\overline{CE}$  はアクティブです。「 $\overline{BW_x} = L$ 」は、少なくとも 1 バイト書き込みセレクト信号がアサートされることを示します。詳細については、書き込みサイクル説明表を参照してください。
9. 書き込みは、 $\overline{WE}$  と  $\overline{BW_x}$  を使って定義されます。詳細については、書き込みサイクル説明表を参照してください。
10. 書き込みサイクルが検出された場合、バイト書き込み中でも、すべての  $\overline{IO}$  はトライステートになります。
11. この表では、バイト書き込み組み合わせの一部を一覧表示します。どの  $\overline{BW_{[a:d]}}$  の組み合わせも有効です。書き込みは、アクティブになるバイト書き込み信号に応じて適切に行われます。

## IEEE 1149.1 シリアルバウンダリ スキャン (JTAG)

CY7C1460KVE33 はシリアルバウンダリスキャンテストアクセスポート (TAP) を内蔵しています。このデバイスは 1149.1 に完全に準拠しています。TAP は、JEDEC 標準の 3.3V または 2.5V I/O 論理レベルを使用して動作します。

CY7C1460KVE33 は、TAP コントローラー、命令レジスタ、バウンダリスキャンレジスタ、バイパスレジスタおよび ID レジスタを含んでいます。

### JTAG 機能の無効化

JTAG 機能を使用せずに SRAM を実行することができます。TAP コントローラーを無効にするためには、TCK を LOW ( $V_{SS}$ ) に接続してデバイスへのクロック供給を防ぐ必要があります。TDI と TMS は内部でプルアップされ、未接続にされる場合があります。これらは、プルアップ抵抗を介して交互に  $V_{DD}$  に接続されます。TDO は未接続にする必要があります。電源投入時にデバイスは、デバイス動作を妨げないリセット状態に入ります。

### テストアクセスポート (TAP)

#### テストクロック (TCK)

テストクロックは TAP コントローラーとのみ併用できます。全ての入力を TCK の立ち上がりエッジで取り込みます。全ての出力は TCK の立ち下がりエッジで駆動されます。

#### テストモード選択 (TMS)

TMS 入力は、TAP コントローラーにコマンドを送信するために使用され、TCK の立ち上がりエッジでサンプリングされます。TAP を使用しない場合、このポートを開放することができます。ポートは内部でプルアップされるため、論理 HIGH レベルになります。

#### テストデータ入力 (TDI)

TDI ポールは、レジスタに情報をシリアル入力するために使用され、どのレジスタの入力にも接続することができます。TDI と TDO 間の接続レジスタは、TAP 命令レジスタにロードされた命令によって選択されます。アプリケーションで TAP を使用しない場合、TDI は内部でプルアップされ、開放することができます。TDI はあらゆるレジスタの最上位ビット (MSB) に接続されます (TAP コントローラーのブロック図を参照してください)。

#### テストデータ出力 (TDO)

TDO 出力ポートは、レジスタからデータをシリアル出力するために使用されます。出力は、TAP ステートマシンの状態に応じてアクティブになります。出力は TCK の立ち下がりエッジで変化します。TDO はあらゆるレジスタの最下位ビット (LSB) に接続されます (TAP コントローラー状態遷移図を参照してください)。

### TAP リセットの実行

リセットは、TCK の 5 つの立ち上がりエッジの間 TMS を HIGH ( $V_{DD}$ ) にすることで実行されます。このリセットは SRAM の動作に影響を与えず、SRAM の動作中に実行できます。

電源投入時に TDO を High Z 状態にするために、TAP を内部でリセットします。

### TAP レジスタ

SRAM テスト回路の入力と出力データをスキャンすることができます。TDI と TDO の間にレジスタが接続されます。命令レジスタを通して、一度に選択されるレジスタは 1 つのみです。データは TCK の立ち上がりエッジで TDI ポールに順次ロードされます。データは TCK の立ち下がりエッジで TDO ポールに出力されます。

#### 命令レジスタ

3 ビットの命令を命令レジスタに順次ロードすることができます。このレジスタは、TAP コントローラーのブロック図に示すように、TDI と TDO ポール間に配置された時にロードされます。電源投入時に、IDCODE 命令が命令レジスタにロードされます。前述したように、コントローラーがリセット状態になった場合にも、IDCODE 命令が命令レジスタにロードされます。

TAP コントローラーが Capture-IR 状態になった時、基板レベルのシリアルテストデータバスの障害分離を可能にするために、2 進数「01」パターンが最下位 2 ビットにロードされます。

#### バイパスレジスタ

レジスタを通してデータをシフトする際の時間を節約するために、特定のチップをスキップすることができます。バイパスレジスタは、TDI と TDO ポール間に配置できる 1 ビットのレジスタです。これにより、最小限の遅延で SRAM を介してデータをシフトすることができます。BYPASS 命令が実行される時、バイパスレジスタは LOW ( $V_{SS}$ ) に設定されます。

#### バウンダリスキャンレジスタ

バウンダリスキャンレジスタは、SRAM 上の全ての入力および双向ポートに接続されます。各種パッケージでの SRAM 用バウンダリスキャンレジスタの長さは、レジスタサイズ表を参照してください。

バウンダリスキャンレジスタは、TAP コントローラーが Capture-DR 状態になった時に RAM I/O リングの内容でロードされ、そしてコントローラーが Shift-DR 状態になると TDI と TDO ポール間に配置されます。EXTEST、SAMPLE/PRELOAD、SAMPLE Z 命令は、I/O リングの内容を取り込むために使用されます。

19 ページのバウンダリスキャン順序に、ビットが接続されている順序を示します。各ビットは、SRAM パッケージ上の 1 つの端子に対応します。レジスタの MSB は TDI に、LSB は TDO に接続されます。

#### 識別 (ID) レジスタ

IDCODE コマンドが命令レジスタにロードされた時、Capture-DR 状態の間に、ID レジスタにベンダー固有の 32 ビットコードがロードされます。IDCODE は SRAM 内に格納され、TAP コントローラーが Shift-DR 状態になるとシフトアウトされます。ID レジスタのベンダーコードおよびその他の情報は 18 ページの ID レジスタの定義を参照してください。

### TAP 命令セット

#### 概要

3 ビットの命令レジスタにより、8 つの異なる命令が可能になります。すべての組み合わせは、命令コード表にリストアップします。これらの命令の内 3 つは RESERVED で、使用できません。残りの 5 つの命令を以下に詳しく説明します。

命令レジスタが TDI と TDO の間に配置されると、命令は Shift-IR 状態の間に TAP コントローラーにロードされます。この状態

間に、命令レジスタを通して命令は TDI ボールから TDO ボールまでシフトされます。シフトインされた命令を実行するためには、TAP コントローラーを **Update-IR** 状態にする必要があります。

#### IDCODE

**IDCODE** 命令では、ベンダー固有の 32 ビットコードを命令レジスタにロードします。また、命令レジスタを TDI ボールと TDO ボールの間に配置して、TAP コントローラーが Shift-DR 状態に入った時に **IDCODE** をデバイスからシフトアウトします。

**IDCODE** 命令は、電源投入時または TAP コントローラーが「**Test-Logic-Reset**」状態に入る度に、命令レジスタにロードされます。

#### SAMPLE Z

**SAMPLE Z** 命令では、TAP コントローラーが Shift-DR 状態に入った時にバウンダリスキャンレジスタを TDI と TDO ピンの間に接続します。SAMPLE Z コマンドにより、「**Update IR**」状態中に次のコマンドが発行されるまで出力バスが High Z 状態になります。

#### SAMPLE/PRELOAD

**SAMPLE/PRELOAD** は 1149.1 標準の必須命令です。  
**SAMPLE/PRELOAD** 命令が命令レジスタにロードされ、TAP コントローラーが Capture-DR 状態になっている場合、入力と出力ピン上のデータのスナップショットはバウンダリスキャンレジスタに取り込まれます。

TAP コントローラークロックは最大 20MHz の周波数で動作するのに対して、**SRAM** クロックは桁違いに速い周波数で動作することに注意してください。クロック周波数に大きな差があるため、入力または出力は Capture-DR 状態中に変化する可能性があります。その後、TAP は変化中（メタステーブル状態）の信号を取り込もうとするかもしれません。これはデバイスに悪影響を与えませんが、取り込まれた値に対する保証はありません。結果を再現できない場合があります。

バウンダリスキャンレジスタが信号の正しい値を取り込むために、**SRAM** 信号は、TAP コントローラーのキャプチャセットアップ + ホールド時間 ( $t_{CS}+t_{CH}$ ) を満たす十分な安定時間を取る必要があります。**SAMPLE/PRELOAD** 命令の間にクロックを停止する（または遅くする）方法がデザインにない場合、**SRAM** クロック入力は正常に取り込まれない場合があります。その場合でも、他のすべての信号を取り込むことはまだ可能で、単にバウンダリスキャンレジスタに取り込まれたクロックの値を無視してもかまいません。

データが取り込まれた後、TAP を Shift-DR 状態に移行することでデータをシフトアウトすることができます。これにより、

バウンダリスキャンレジスタが TDI と TDO ピンの間に配置されます。

**PRELOAD** では、他のバウンダリスキャンテスト動作の選択の前に、初期データパターンをバウンダリスキャンレジスタセルのラッチされたパラレル出力に配置します。

**SAMPLE** および **PRELOAD** フェーズ用のデータのシフトは、必要に応じて同時に発生することができます。つまり取り込まれたデータがシフトアウトされている間にプリロードされたデータがシフトインされます。

#### BYPASS

**BYPASS** 命令が命令レジスタにロードされ、TAP が Shift-DR 状態になる時、バイパスレジスタは TDI と TDO ピンの間に配置されます。**BYPASS** 命令の利点は、基板上で複数のデバイスが接続されている時にバウンダリスキャンバスを短縮することができます。

#### EXTEST

**EXTEST** 命令は、システム出力ピンを通してプリロードされたデータを駆動します。この命令では、Shift-DR 状態の間にシリアルアクセス用にバウンダリスキャンレジスタを TDI と TDO の間に接続します。

#### EXTEST OUTPUT BUS TRISTATE

IEEE 標準 1149.1 では、TAP コントローラーは出力バスをライステートにできる必要があります。

バウンダリスキャンレジスタには、ビット 89 に位置付けられた特別なビットがあります（165 ボール FBGA パッケージの場合）。「**extest output bus tristate**」と呼ばれるこのスキャンセルは、TAP コントローラーで「**Update-DR**」状態中にプリロードレジスタにラッチされた時、**EXTEST** が現時点の命令として入力されると、出力（Q バス）ピンの状態を直接制御します。このビットは HIGH の時、出力バッファに出力バスを駆動させます。LOW の時、出力バスを High Z 状態に移行させます。

Shift-DR 状態中に、**SAMPLE/PRELOAD** または **EXTEST** コマンドを入力して、所望のビットをそのセルにシフトすることでこのビットをセットできます。「**Update-DR**」の間に、そのシフトレジスタセルにロードされた値はプリロードレジスタにラッチされます。**EXTEST** 命令を入力すると、このビットは出力 Q バスピンを直接制御します。デバイスが電源投入された時や TAP コントローラーが「**Test-Logic-Reset**」状態になった時に出力を有効にするために、このビットは HIGH にあらかじめセットされることに注意してください。

#### Reserved

これら命令は実装されていませんが、将来のために予約されます。これらの命令を使用しないでください。

### TAP コントローラー状態遷移図



状態遷移の 0/1 は、TCK の立ち上がりエッジでの TMS の値を示します。

### TAP タイミング図



### TAP コントローラーのブロック図



## TAP AC スイッチング特性

動作範囲において

| パラメータ [12, 13]  | 説明                               | Min | Max | 単位  |
|-----------------|----------------------------------|-----|-----|-----|
| <b>クロック</b>     |                                  |     |     |     |
| $t_{TCYC}$      | TCK クロック サイクル時間                  | 50  | –   | ns  |
| $t_{TF}$        | TCK クロック周波数                      | –   | 20  | MHz |
| $t_{TH}$        | TCK クロック HIGH 時間                 | 20  | –   | ns  |
| $t_{TL}$        | TCK クロック LOW 時間                  | 20  | –   | ns  |
| <b>出力時間</b>     |                                  |     |     |     |
| $t_{TDOV}$      | TCK クロックが LOW から TDO が有効になるまでの時間 | –   | 10  | ns  |
| $t_{TDOX}$      | TCK クロックが LOW から TDO 無効までの時間     | 0   | –   | ns  |
| <b>セットアップ時間</b> |                                  |     |     |     |
| $t_{TMSS}$      | TCK クロックの立ち上がりまでの TMS セットアップ時間   | 5   | –   | ns  |
| $t_{TDIS}$      | TCK クロックの立ち上がりまでの TDI セットアップ時間   | 5   | –   | ns  |
| $t_{CS}$        | TCK の立ち上がりまでのキャプチャ セットアップ時間      | 5   | –   | ns  |
| <b>ホールド時間</b>   |                                  |     |     |     |
| $t_{TMSH}$      | TCK クロック立ち上がり後の TMS ホールド時間       | 5   | –   | ns  |
| $t_{TDIH}$      | クロック立ち上がり後の TDI ホールド時間           | 5   | –   | ns  |
| $t_{CH}$        | クロック立ち上がり後のキャプチャ ホールド時間          | 5   | –   | ns  |

### 注

12.  $t_{CS}$  と  $t_{CH}$  は、バウンダリ スキャン レジスタからデータをラッピングするためのセットアップとホールド時間を示します。  
 13. テスト条件は TAP AC テスト条件での負荷を使用して指定されます。 $t_R/t_F = 2V/ns$  (スルーレート)。

### 3.3V TAP AC テスト条件

|                           |                    |
|---------------------------|--------------------|
| 入力パルス レベル                 | $V_{SS} \sim 3.3V$ |
| 入力の立ち上がりと立ち下がり時間 (スルーレート) | $.2V/ns$           |
| 入力タイミングのリファレンス電圧レベル       | 1.5V               |
| 出力のリファレンス電圧レベル            | 1.5V               |
| テスト負荷終端電源電圧               | 1.5V               |

### 3.3V TAP AC 出力負荷の等価回路



### 2.5V TAP AC テスト条件

|                           |                    |
|---------------------------|--------------------|
| 入力パルス レベル                 | $V_{SS} \sim 2.5V$ |
| 入力の立ち上がりと立ち下がり時間 (スルーレート) | $.2V/ns$           |
| 入力タイミングのリファレンス電圧レベル       | 1.25V              |
| 出力のリファレンス電圧レベル            | 1.25V              |
| テスト負荷終端電源電圧               | 1.25V              |

### 2.5V TAP AC 出力負荷の等価回路



### TAP DC 電気的特性および動作条件

(特記されていない限り、 $0^\circ C < T_A < +70^\circ C$  ;  $V_{DD} = 3.135V \sim 3.6V$ )

| パラメータ <sup>[14]</sup> | 項目         | テスト条件                          |                | Min  | Max          | 単位      |
|-----------------------|------------|--------------------------------|----------------|------|--------------|---------|
| $V_{OH1}$             | 出力 HIGH 電圧 | $I_{OH}=-4.0mA$                | $V_{DDQ}=3.3V$ | 2.4  | —            | V       |
|                       |            | $I_{OH}=-1.0mA$                | $V_{DDQ}=2.5V$ | 2.0  | —            | V       |
| $V_{OH2}$             | 出力 HIGH 電圧 | $I_{OH}=-100\mu A$             | $V_{DDQ}=3.3V$ | 2.9  | —            | V       |
|                       |            |                                | $V_{DDQ}=2.5V$ | 2.1  | —            | V       |
| $V_{OL1}$             | 出力 LOW 電圧  | $I_{OL}=8.0mA$                 | $V_{DDQ}=3.3V$ | —    | 0.4          | V       |
|                       |            |                                | $V_{DDQ}=2.5V$ | —    | 0.4          | V       |
| $V_{OL2}$             | 出力 LOW 電圧  | $I_{OL}=100\mu A$              | $V_{DDQ}=3.3V$ | —    | 0.2          | V       |
|                       |            |                                | $V_{DDQ}=2.5V$ | —    | 0.2          | V       |
| $V_{IH}$              | 入力 HIGH 電圧 |                                | $V_{DDQ}=3.3V$ | 2.0  | $V_{DD}+0.3$ | V       |
|                       |            |                                | $V_{DDQ}=2.5V$ | 1.7  | $V_{DD}+0.3$ | V       |
| $V_{IL}$              | 入力 LOW 電圧  |                                | $V_{DDQ}=3.3V$ | -0.3 | 0.8          | V       |
|                       |            |                                | $V_{DDQ}=2.5V$ | -0.3 | 0.7          | V       |
| $I_x$                 | 入力負荷電流     | $GND \leq V_{IN} \leq V_{DDQ}$ |                | -5   | 5            | $\mu A$ |

#### 注

- 全ての電圧は  $V_{SS}$  (GND) を基準にしています。
- 本デバイスの 2.5V と 3.3V バージョンの両方の ID レジスタ定義ではビット 24 が「1」です。

## ID レジスタの定義

| 命令フィールド                    | CY7C1460KVE33<br>(1M × 36) | 説明                 |
|----------------------------|----------------------------|--------------------|
| リビジョン番号 (31:29)            | 000                        | リビジョン番号を示す         |
| デバイス動作深度 (28:24) [15]      | 01011                      | 内部使用のために予約済み       |
| アーキテクチャ/メモリ タイプ (23:18)    | 001000                     | メモリ タイプとアーキテクチャを定義 |
| バス幅/容量 (17:12)             | 100111                     | 幅と容量を定義            |
| サイプレスの JEDEC ID コード (11:1) | 00000110100                | SRAM ベンダーを識別       |
| ID レジスタの有無インジケータ (0)       | 1                          | ID レジスタの有無を示す      |

## スキャン レジスタ サイズ

| レジスタ名                             | ビット サイズ (×36) |
|-----------------------------------|---------------|
| 命令                                | 3             |
| バイパス                              | 1             |
| ID                                | 32            |
| バウンダリ スキャン順序 (165 ポール FBGA パッケージ) | 89            |

## ID コード

| 命令             | コード | 説明                                                                                 |
|----------------|-----|------------------------------------------------------------------------------------|
| EXTTEST        | 000 | 入力および出力リングの内容を取り込む。バウンダリ スキャン レジスタを TDI と TDO の間に配置。全ての SRAM 出力ドライバーを High Z 状態に移行 |
| IDCODE         | 001 | ベンダー ID コードを ID レジスタにロードし、レジスタを TDI と TDO の間に配置。この動作は SRAM 動作に影響を与えない              |
| SAMPLE Z       | 010 | I/O リングの内容を取り込む。バウンダリ スキャン レジスタを TDI と TDO の間に配置。全ての SRAM 出力ドライバーを High Z 状態に移行    |
| RESERVED       | 011 | 未使用：将来のために予約される                                                                    |
| SAMPLE/PRELOAD | 100 | 入力および出力リングの内容を取り込む。バウンダリ スキャン レジスタを TDI と TDO の間に配置。SRAM 動作に影響を与えない                |
| RESERVED       | 101 | 未使用：将来のために予約される                                                                    |
| RESERVED       | 110 | 未使用：将来のために予約される                                                                    |
| BYPASS         | 111 | バイパス レジスタを TDI と TDO の間に配置。この動作は SRAM 動作に影響を与えない                                   |

## バウンダリスキャン順序

165 ポール FBGA [16]

**CY7C1460KVE33 (1M×36)**

| ピット番号 | ボール ID |
|-------|--------|
| 1     | N6     |
| 2     | N7     |
| 3     | 10N    |
| 4     | P11    |
| 5     | P8     |
| 6     | R8     |
| 7     | R9     |
| 8     | P9     |
| 9     | P10    |
| 10    | R10    |
| 11    | R11    |
| 12    | H11    |
| 13    | N11    |
| 14    | M11    |
| 15    | L11    |
| 16    | K11    |
| 17    | J11    |
| 18    | M10    |
| 19    | L10    |
| 20    | K10    |
| 21    | J10    |
| 22    | H9     |
| 23    | H10    |
| 24    | G11    |
| 25    | F11    |

| ピット番号 | ボール ID |
|-------|--------|
| 26    | E11    |
| 27    | D11    |
| 28    | G10    |
| 29    | F10    |
| 30    | E10    |
| 31    | D10    |
| 32    | C11    |
| 33    | A11    |
| 34    | B11    |
| 35    | A10    |
| 36    | B10    |
| 37    | A9     |
| 38    | B9     |
| 39    | C10    |
| 40    | A8     |
| 41    | B8     |
| 42    | A7     |
| 43    | B7     |
| 44    | B6     |
| 45    | A6     |
| 46    | B5     |
| 47    | A5     |
| 48    | A4     |
| 49    | B4     |
| 50    | B3     |

| ピット番号 | ボール ID |
|-------|--------|
| 51    | A3     |
| 52    | A2     |
| 53    | B2     |
| 54    | C2     |
| 55    | B1     |
| 56    | A1     |
| 57    | C1     |
| 58    | D1     |
| 59    | E1     |
| 60    | F1     |
| 61    | G1     |
| 62    | D2     |
| 63    | E2     |
| 64    | F2     |
| 65    | G2     |
| 66    | H1     |
| 67    | H3     |
| 68    | J1     |
| 69    | K1     |
| 70    | L1     |
| 71    | M1     |
| 72    | J2     |
| 73    | K2     |
| 74    | L2     |
| 75    | M2     |

### 注

16. ピット 89 は HIGH にプリセットされます。

## 最大定格

|                                                                          |
|--------------------------------------------------------------------------|
| 最大定格を超えるとデバイスの寿命が短くなる可能性があります。ユーザー ガイドラインはテストされていません。                    |
| 保存温度 ..... $-65^{\circ}\text{C} \sim +150^{\circ}\text{C}$               |
| 通電時の周囲温度 ..... $-55^{\circ}\text{C} \sim +125^{\circ}\text{C}$           |
| GND を基準とした $V_{DD}$ 上の電源電圧 ..... $-0.5\text{V} \sim +4.6\text{V}$        |
| GND を基準とした $V_{DDQ}$ 上の電源電圧 ..... $-0.5\text{V} \sim +V_{DD}$            |
| トライステート状態の出力に<br>与える DC 電圧 ..... $-0.5\text{V} \sim V_{DDQ}+0.5\text{V}$ |
| DC 入力電圧 ..... $-0.5\text{V} \sim V_{DD}+0.5\text{V}$                     |
| 出力 (LOW) への電流 ..... $20\text{mA}$                                        |
| 静電放電時の電圧<br>(MIL-STD-883、メソッド 3015) ..... $>2001\text{V}$                |
| ラッピング電流 ..... $>200\text{mA}$                                            |

## 動作範囲

| 範囲  | 周囲温度                                           | $V_{DD}$                     | $V_{DDQ}$                       |
|-----|------------------------------------------------|------------------------------|---------------------------------|
| 商用  | $0^{\circ}\text{C} \sim +70^{\circ}\text{C}$   | $3.3\text{V} - 5\% / + 10\%$ | $2.5\text{V} - 5\% \sim V_{DD}$ |
| 産業用 | $-40^{\circ}\text{C} \sim +85^{\circ}\text{C}$ |                              |                                 |

## 電気的特性

動作範囲において

| パラメータ [17, 18] | 説明                   | テスト条件                                  | Min   | Max                    | 単位            |
|----------------|----------------------|----------------------------------------|-------|------------------------|---------------|
| $V_{DD}$       | 電源電圧                 |                                        | 3.135 | 3.6                    | V             |
| $V_{DDQ}$      | I/O 電源電圧             | 3.3V I/O の場合                           | 3.135 | $V_{DD}$               | V             |
|                |                      | 2.5V I/O の場合                           | 2.375 | 2.625                  | V             |
| $V_{OH}$       | 出力 HIGH 電圧           | 3.3V I/O, $I_{OH} = -4.0\text{mA}$ の場合 | 2.4   | —                      | V             |
|                |                      | 2.5V I/O, $I_{OH} = -1.0\text{mA}$ の場合 | 2.0   | —                      | V             |
| $V_{OL}$       | 出力 LOW 電圧            | 3.3V I/O, $I_{OL} = 8.0\text{mA}$ の場合  | —     | 0.4                    | V             |
|                |                      | 2.5V I/O, $I_{OL} = 1.0\text{mA}$ の場合  | —     | 0.4                    | V             |
| $V_{IH}$       | 入力 HIGH 電圧 [17]      | 3.3V I/O の場合                           | 2.0   | $V_{DD} + 0.3\text{V}$ | V             |
|                |                      | 2.5V I/O の場合                           | 1.7   | $V_{DD} + 0.3\text{V}$ | V             |
| $V_{IL}$       | 入力 LOW 電圧 [17]       | 3.3V I/O の場合                           | -0.3  | 0.8                    | V             |
|                |                      | 2.5V I/O の場合                           | -0.3  | 0.7                    | V             |
| $I_x$          | 入力リード電流 (ZZ とモードを除く) | $GND \leq V_I \leq V_{DDQ}$            | -5    | 5                      | $\mu\text{A}$ |
|                | MODE の入力電流           | 入力 = $V_{SS}$                          | -30   | —                      | $\mu\text{A}$ |
|                |                      | 入力 = $V_{DD}$                          | —     | 5                      | $\mu\text{A}$ |
|                | ZZ の入力電流             | 入力 = $V_{SS}$                          | -5    | —                      | $\mu\text{A}$ |
|                |                      | 入力 = $V_{DD}$                          | —     | 30                     | $\mu\text{A}$ |
| $I_{OZ}$       | 出力リード電流              | $GND \leq V_I \leq V_{DDQ}$ 、出力が無効     | -5    | 5                      | $\mu\text{A}$ |

注

17. オーバーシュート :  $V_{IH}(\text{AC}) < V_{DD}+1.5\text{V}$  (パルス幅が  $t_{\text{Cyc}}/2$  未満)、アンダーシュート :  $V_{IL}(\text{AC}) > -2\text{V}$  (パルス幅が  $t_{\text{Cyc}}/2$  未満)。

18.  $T_{\text{power up}}$ : 200ms 以内に  $0\text{V} \sim V_{DD}$  (Min) のリニアランプを前提としています。この間では、 $V_{IH} < V_{DD}$ 、 $V_{DDQ} \leq V_{DD}$ 。

## 中性子ソフトエラー耐性

| パラメータ              | 説明               | テスト条件 | Typ | Max* | 単位      |
|--------------------|------------------|-------|-----|------|---------|
| LSBU (ECC なしのデバイス) | 単一論理ビット反転        | 25 °C | 197 | 216  | FIT/Mb  |
|                    |                  |       | 0   | 0.01 | FIT/Mb  |
| LMBU (すべてのデバイス)    | 複数論理ビット反転        | 25 °C | 0   | 0.01 | FIT/Mb  |
| SEL (すべてのデバイス)     | シングルイベントラッピングアップ | 85 °C | 0   | 0.1  | FIT/Dev |

\* テスト中に LMBU または SEL イベントは発生しない; 本項は  $\chi^2$  分布の 95% 信頼上限を示します。詳細については、「[中性子の SER 加速試験と地上における故障率の計算 -AN 54908](#)」アプリケーションノートを参照してください。

## 電気的特性(続き)

動作範囲において

| パラメータ [17, 18] | 説明                        | テスト条件                                                                                                                                       |                      |             | Min | Max | 単位 |
|----------------|---------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|----------------------|-------------|-----|-----|----|
| $I_{DD}$       | $V_{DD}$ 動作時電源            | $V_{DD} = \text{Max}$ 、<br>$I_{OUT} = 0\text{mA}$ 、<br>$f = f_{MAX} = 1/t_{CYC}$                                                            | 4ns のサイクル、<br>250MHz | $\times 18$ | —   | 220 | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 240 |    |
|                |                           |                                                                                                                                             | 5ns のサイクル、<br>200MHz | $\times 18$ | —   | 190 | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 210 |    |
|                |                           |                                                                                                                                             | 6ns のサイクル、<br>167MHz | $\times 18$ | —   | 170 | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 190 |    |
| $I_{SB1}$      | 自動 CE パワーダウン電流 – TTL 入力   | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \geq V_{IH}$ または<br>$V_{IN} \leq V_{IL}$ 、<br>$f = f_{MAX} = 1/t_{CYC}$                     | 4ns のサイクル、<br>250MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
|                |                           |                                                                                                                                             | 5ns のサイクル、<br>200MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
|                |                           |                                                                                                                                             | 6ns のサイクル、<br>167MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
| $I_{SB2}$      | 自動 CE のパワーダウン電流 – CMOS 入力 | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \leq 0.3\text{V}$ または<br>$V_{IN} \geq V_{DDQ} - 0.3\text{V}$ 、<br>$f = 0$                   | すべてのスピード<br>グレード     | $\times 18$ | —   | 75  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 80  |    |
| $I_{SB3}$      | 自動 CE のパワーダウン電流 – CMOS 入力 | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \leq 0.3\text{V}$ または<br>$V_{IN} \geq V_{DDQ} - 0.3\text{V}$ 、<br>$f = f_{MAX} = 1/t_{CYC}$ | 4ns のサイクル、<br>250MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
|                |                           |                                                                                                                                             | 5ns のサイクル、<br>200MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
|                |                           |                                                                                                                                             | 6ns のサイクル、<br>167MHz | $\times 18$ | —   | 85  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 90  |    |
| $I_{SB4}$      | 自動 CE パワーダウン電流 – TTL 入力   | $V_{DD} = \text{Max}$ 、<br>デバイス選択解除、<br>$V_{IN} \geq V_{IH}$ または<br>$V_{IN} \leq V_{IL}$ 、 $f = 0$                                          | すべてのスピード<br>グレード     | $\times 18$ | —   | 75  | mA |
|                |                           |                                                                                                                                             |                      | $\times 36$ | —   | 80  |    |

## 静電容量

| パラメータ [19] | 項目         | テスト条件                                                                                              | 100 ピン TQFP<br>最大値 | 165 ポール FBGA<br>最大値 | 単位 |
|------------|------------|----------------------------------------------------------------------------------------------------|--------------------|---------------------|----|
| $C_{IN}$   | 入力静電容量     | $T_A = 25^\circ\text{C}$ 、 $f = 1\text{MHz}$ 、<br>$V_{DD} = 3.3\text{V}$ 、 $V_{DDQ} = 2.5\text{V}$ | 5                  | 5                   | pF |
| $C_{CLK}$  | クロック入力静電容量 |                                                                                                    | 5                  | 5                   | pF |
| $C_{I/O}$  | 入力／出力の静電容量 |                                                                                                    | 5                  | 5                   | pF |

## 熱抵抗

| パラメータ [19] | 項目                | テスト条件                                                                | 100 ピン<br>TQFP<br>パッケージ | 165 ポール<br>FBGA<br>パッケージ | 単位    |      |
|------------|-------------------|----------------------------------------------------------------------|-------------------------|--------------------------|-------|------|
| $Q_{JA}$   | 熱抵抗<br>(接合部から周囲)  | テスト条件は、<br>EIA/JESD51による、熱<br>インピーダンスを測定<br>するための標準的なテ<br>スト方法と手順に従う | エア (0 メートル / 秒)<br>静止付  | 35.36                    | 14.24 | °C/W |
|            |                   |                                                                      | エアーフロー (1 メート<br>ル / 秒) | 31.30                    | 12.47 |      |
|            |                   |                                                                      | エアーフロー (3 メート<br>ル / 秒) | 28.86                    | 11.40 |      |
| $Q_{JC}$   | 熱抵抗<br>(接合部からケース) |                                                                      |                         | 7.52                     | 3.92  |      |
|            |                   |                                                                      |                         | 28.89                    | 7.19  |      |

## AC テストの負荷と波形

図 3. AC テストの負荷と波形



### 注

19. 最初にテストされますが、設計またはプロセスで変更があった後に、これらのパラメータが影響を受ける場合があります。

## スイッチング特性

動作範囲において

| パラメータ [20, 21]     | 説明                                                       | -250 |     | -200 |     | -167 |     | 単位  |
|--------------------|----------------------------------------------------------|------|-----|------|-----|------|-----|-----|
|                    |                                                          | Min  | Max | Min  | Max | Min  | Max |     |
| $t_{Power}^{[22]}$ | $V_{CC}$ (typ) から最初の読み出し／書き込みアクセス                        | 1    | —   | 1    | —   | 1    | —   | ms  |
| <b>クロック</b>        |                                                          |      |     |      |     |      |     |     |
| $t_{CYC}$          | クロック サイクル期間                                              | 4.0  | —   | 5.0  | —   | 6.0  | —   | ns  |
| $F_{MAX}$          | 最大動作周波数                                                  | —    | 250 | —    | 200 | —    | 167 | MHz |
| $t_{CH}$           | クロック HIGH                                                | 1.5  | —   | 2.0  | —   | 2.4  | —   | ns  |
| $t_{CL}$           | クロック LOW                                                 | 1.5  | —   | 2.0  | —   | 2.4  | —   | ns  |
| <b>出力時間</b>        |                                                          |      |     |      |     |      |     |     |
| $t_{CO}$           | CLK 立ち上がり後のデータ出力有効時間                                     | —    | 2.5 | —    | 3.2 | —    | 3.4 | ns  |
| $t_{EOV}$          | $\overline{OE}$ LOW から出力有効までの時間                          | —    | 2.6 | —    | 3.0 | —    | 3.4 | ns  |
| $t_{DOH}$          | CLK 立ち上がり後のデータ出力ホールド時間                                   | 1.0  | —   | 1.5  | —   | 1.5  | —   | ns  |
| $t_{CHZ}$          | クロックから HIGH Z までの時間 [23, 24, 25]                         | —    | 2.6 | —    | 3.0 | —    | 3.4 | ns  |
| $t_{CLZ}$          | クロックから LOW Z までの時間 [23, 24, 25]                          | 1.0  | —   | 1.3  | —   | 1.5  | —   | ns  |
| $t_{EOHZ}$         | $\overline{OE}$ HIGH から出力 HIGH Z までの時間 [23, 24, 25]      | —    | 2.6 | —    | 3.0 | —    | 3.4 | ns  |
| $t_{EOLZ}$         | $\overline{OE}$ LOW から出力 LOW Z までの時間 [23, 24, 25]        | 0    | —   | 0    | —   | 0    | —   | ns  |
| <b>セットアップ時間</b>    |                                                          |      |     |      |     |      |     |     |
| $t_{AS}$           | CLK 立ち上がり前のアドレス セットアップ時間                                 | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| $t_{DS}$           | CLK 立ち上がり前のデータ入力 セットアップ時間                                | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| $t_{CENS}$         | CLK 立ち上がり前の $\overline{CEN}$ セットアップ時間                    | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| $t_{WES}$          | CLK 立ち上がり前の $\overline{WE}$ 、 $\overline{BW}_x$ セットアップ時間 | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| $t_{ALS}$          | CLK 立ち上がり前の $ADV/LD$ セットアップ時間                            | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| $t_{CES}$          | チップセレクトの セットアップ時間                                        | 1.2  | —   | 1.4  | —   | 1.5  | —   | ns  |
| <b>ホールド時間</b>      |                                                          |      |     |      |     |      |     |     |
| $t_{AH}$           | CLK 立ち上がり後のアドレス ホールド時間                                   | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |
| $t_{DH}$           | CLK 立ち上がり後のデータ入力 ホールド時間                                  | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |
| $t_{CENH}$         | CLK 立ち上がり後の $\overline{CEN}$ ホールド時間                      | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |
| $t_{WEH}$          | CLK 立ち上がり後の $\overline{WE}$ 、 $\overline{BW}_x$ ホールド時間   | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |
| $t_{ALH}$          | CLK 立ち上がり後の $ADV/LD$ ホールド時間                              | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |
| $t_{CEH}$          | CLK 立ち上がり後のチップセレクト ホールド時間                                | 0.3  | —   | 0.4  | —   | 0.5  | —   | ns  |

### 注

20. タイミングの基準電圧レベルは、 $V_{DDQ} = 3.3V$  の場合は 1.5V であり、 $V_{DDQ} = 2.5V$  の場合は 1.25V です。
21. 特に明記しない限り、テスト条件は、[22 ページの図 3 の \(a\)](#) に示します。
22. このデバイスは電圧レギュレータを内蔵しています； $t_{power}$  は、読み出しありまたは書き込み処理が開始される前に、まず  $V_{DD}$  (最小値) を超えた電源を供給する必要がある時間です。
23.  $t_{CHZ}$ 、 $t_{CLZ}$ 、 $t_{EOLZ}$ 、 $t_{EOHZ}$  は [22 ページの図 3 の \(b\)](#) に示した AC テスト条件で指定されます。遷移は定常状態での電圧  $\pm 200mV$  の電圧レベルで測定されます。
24. 任意の電圧と温度において、同じデータバスを共用する時、SRAM 間にバス競合を回避するために、 $t_{EOHZ}$  は  $t_{EOLZ}$  より少なく、 $t_{CHZ}$  は  $t_{CLZ}$  より少ないです。これらの仕様では、バス競合条件を説明しませんが、最悪の場合のユーザー条件において保証されるパラメータを示します。デバイスは、同じシステム条件の下で LOW Z の前に High Z を達成するために設計されています。
25. このパラメータはサンプリングされ、すべてのデバイスで試験されるわけではありません。

## スイッチング波形

図4. 読み出し／書き込みタイミング [26, 27, 28]



### 注

26. この波形の場合は ZZ は LOW に保持されます。  
 27. CE が LOW の場合、CE<sub>1</sub> が LOW、CE<sub>2</sub> が HIGH、CE<sub>3</sub> が LOW です。CE が HIGH の場合、CE<sub>1</sub> が HIGH、または CE<sub>2</sub> が LOW、または CE<sub>3</sub> が HIGH です。  
 28. バーストシーケンスの順序は、MODE ピンのステータスにより判定されます (0=リニア、1=インターリープ)。バースト動作は任意です。

## スイッチング波形(続き)

図5. NOP、STALL、DESELECTサイクル<sup>[29, 30, 31]</sup>



図6. ZZ モードタイミング<sup>[32, 33]</sup>



### 注

29. この波形の場合は ZZ は LOW に保持されます。
30.  $\overline{CE}_1$  が LOW の場合、 $\overline{CE}_2$  が LOW、 $\overline{CE}_3$  が HIGH です。 $\overline{CE}_1$  が HIGH の場合、 $\overline{CE}_1$  が HIGH、または  $\overline{CE}_2$  が LOW、または  $\overline{CE}_3$  が HIGH です。
31. クロック エッジ無視サイクルやストール サイクル (クロック 3) は  $\overline{CEN}$  が一時停止するために使用されていることを介して示されます。このサイクルでは、書き込みは実行されません。
32. ZZ モードに入る時、デバイスを選択解除する必要があります。デバイスを選択解除するための全ての可能な信号条件については、サイクル説明表を参照してください。
33. ZZ スリープ モードを終了した時、I/O は high Z 状態になります。

## 注文情報

以下の表には、現在在庫としてある部品のみを示します。お探しのものが見つからない場合は、最寄りの販売代理店にお問い合わせください。詳細は、サイプレスのウェブサイト [www.cypress.com](http://www.cypress.com) にアクセスし、製品概要のページ <http://www.cypress.com/products> を参照して下さい。

サイプレスは、世界中に事業所やソリューションセンター、販売代理店を持っています。お客様の最寄りのオフィスについては、サイプレスの <http://www.cypress.com/go/datasheet/offices> をご覧ください。

| 速度<br>(MHz) | 注文コード                | パッケージ図   | 製品とパッケージタイプ                             | 動作範囲 |
|-------------|----------------------|----------|-----------------------------------------|------|
| 250         | CY7C1460KV33-250AXI  |          | 51-85050 100 ピン TQFP (14x20x1.4mm) 鉛フリー | 産業用  |
| 200         | CY7C1460KV33-200AXC  |          |                                         | 商用   |
|             | CY7C1460KVE33-200AXC |          |                                         |      |
| 167         | CY7C1460KV33-167AXC  |          |                                         | 産業用  |
|             | CY7C1460KVE33-167AXI |          |                                         |      |
|             | CY7C1460KVE33-167BZC | 51-85195 | 165 ポール FBGA (15x17x1.4mm)              | 商用   |
|             | CY7C1462KVE33-167AXC | 51-85050 | 100 ピン TQFP (14x20x1.4mm) 鉛フリー          |      |
|             | CY7C1460KV33-167AXI  |          |                                         | 産業用  |
|             | CY7C1460KV33-167BZC  | 51-85195 | 165 ポール FBGA (15x17x1.4mm)              | 商用   |

## 注文コードの定義



## パッケージ図

図 7. 100 ピン TQFP (14×20×1.4mm) A100RA パッケージの外形図、51-85050



51-85050 \*E

## パッケージ図(続き)

図8. 165 ボール FBGA (15×17×1.4mm (0.5 ボール直径)) パッケージの外形図、51-85195



51-85195 \*D

**略語**

| 略語   | 説明                                                         |
|------|------------------------------------------------------------|
| CEN  | Clock Enable ( クロック イネーブル )                                |
| CMOS | Complementary Metal Oxide Semiconductor<br>( 相補型金属酸化膜半導体 ) |
| FBGA | Fine-Pitch Ball Grid Array<br>( フайнピッチ ボール グリッド アレイ )     |
| I/O  | Input/Output ( 入力 / 出力 )                                   |
| JTAG | Joint Test Action Group<br>( ジョイント テスト アクション グループ )        |
| NoBL | No Bus Latency ( バス レイテンシーなし )                             |
| OE   | Output Enable ( 出力イネーブル )                                  |
| SRAM | Static Random Access Memory<br>( スタティック ランダム アクセス メモリ )    |
| TCK  | Test Clock ( テスト クロック )                                    |
| TDI  | Test Data-In ( テスト データ入力 )                                 |
| TDO  | Test Data-Out ( テスト データ出力 )                                |
| TMS  | Test Mode Select ( テスト モード選択 )                             |
| TQFP | Thin Quad Flat Pack<br>( 薄型クワッド フラット パック )                 |
| WE   | Write Enable ( 書き込みイネーブル )                                 |

**本書の表記法**
**測定単位**

| 記号  | 測定単位     |
|-----|----------|
| °C  | 摂氏温度     |
| MHz | メガヘルツ    |
| µA  | マイクロアンペア |
| mA  | ミリアンペア   |
| mm  | ミリメートル   |
| ms  | ミリ秒      |
| ns  | ナノ秒      |
| %   | パーセント    |
| pF  | ピコファラッド  |
| V   | ボルト      |
| W   | ワット      |

## 改訂履歴

文書番号 : CY7C1460KV33/CY7C1460KVE33/CY7C1462KVE33、NoBL™ アーキテクチャの 36M ピット (1M×36/2M×18) パイ  
プライン SRAM (ECC 付き)  
文書番号 : 001-95976

| 版  | ECN 番号  | 変更者  | 発行日        | 変更内容                                                     |
|----|---------|------|------------|----------------------------------------------------------|
| ** | 4622071 | MIOU | 01/13/2015 | これは英語版 001-66680 Rev. *E を翻訳した日本語版 001-95976 Rev. ** です。 |
| *A | 4718923 | PRIT | 04/09/2015 | 決勝への変換                                                   |

## セールス、ソリューションおよび法律情報

### ワールドワイドな販売と設計サポート

サイプレスは、世界中に事業所やソリューションセンター、販売代理店を持っています。お客様の最寄りのオフィスについては、[サイプレスのロケーションページ](#)をご覧ください。

#### 製品

車載用

[cypress.com/go/automotive](http://cypress.com/go/automotive)

クロック & バッファ

[cypress.com/go/clocks](http://cypress.com/go/clocks)

インターフェース

[cypress.com/go/interface](http://cypress.com/go/interface)

照明 & 電力制御

[cypress.com/go/powerpsoc](http://cypress.com/go/powerpsoc)

メモリ

[cypress.com/go/plc](http://cypress.com/go/plc)

PSoC

[cypress.com/go/memory](http://cypress.com/go/memory)

タッチ センシング

[cypress.com/go/psoc](http://cypress.com/go/psoc)

USB コントローラー

[cypress.com/go/touch](http://cypress.com/go/touch)

ワイヤレス / RF

[cypress.com/go/USB](http://cypress.com/go/USB)

[cypress.com/go/wireless](http://cypress.com/go/wireless)

#### PSoC® ソリューション

[psoc.cypress.com/solutions](http://psoc.cypress.com/solutions)

PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP

#### サイプレス開発者コミュニティ

コミュニティ | フォーラム | ブログ | ビデオ | トレーニング

#### テクニカル サポート

[cypress.com/go/support](http://cypress.com/go/support)

© Cypress Semiconductor Corporation, 2011-2015. 本文書に記載される情報は、予告なく変更される場合があります。Cypress Semiconductor Corporation (サイプレス セミコンダクタ社) は、サイプレス製品に組み込まれた回路以外のいかなる回路を使用することに対して一切の責任を負いません。サイプレス セミコンダクタ社は、特許またはその他の権利に基づくライセンスを譲渡することも、または含意することもありません。サイプレス製品は、サイプレスとの書面による合意に基づくものでない限り、医療、生命維持、救命、重要な管理、または安全の用途のために使用することを保証するものではなく、また使用することを意図したものでもありません。さらにサイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

すべてのソース コード (ソフトウェアおよび／またはファームウェア) はサイプレス セミコンダクタ社 (以下「サイプレス」) が所有し、全世界の特許権保護 (米国およびその他の国)、米国の著作権法ならびに国際協定の条項により保護され、かつそれらに従います。サイプレスが本書面によりライセンシーに付与するライセンスは、個人的、非独占的かつ譲渡不能のライセンスであり、適用される契約で指定されたサイプレスの集積回路と併用されるライセンシーの製品のみをサポートするカスタムソフトウェアおよび／またはカスタムファームウェアを作成する目的に限って、サイプレスのソース コードの派生著作物をコピー、使用、変更そして作成するためのライセンス、ならびにサイプレスのソース コードおよび派生著作物をコンパイルするためのライセンスです。上記で指定された場合を除き、サイプレスの書面による明示的な許可なくして本ソース コードを複製、変更、変換、コンパイル、または表示することはすべて禁止します。

免責条項：サイプレスは、明示的または黙示的を問わず、本資料に関するいかなる種類の保証も行いません。これには、商品性または特定目的への適合性の黙示的な保証が含まれますが、これに限定されません。サイプレスは、本文書に記載される資料に対して今後予告なく変更を加える権利を留保します。サイプレスは、本文書に記載されるいかなる製品または回路を適用または使用したことによって生ずるいかなる責任も負いません。サイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

ソフトウェアの使用は、適用されるサイプレス ソフトウェア ライセンス契約によって制限され、かつ制約される場合があります。