

**4-M ビット (256K ワード × 16 ビット)  
スタティック RAM**

**特長**

- 高速
  - $t_{AA} = 10\text{ns}/15\text{ns}$
- LOW アクティブおよびスタンバイ電流
  - アクティブ電流 :  $I_{CC} = 38\text{mA}$  (typ)
  - スタンバイ電流 :  $I_{SB2} = 6\text{mA}$  (typ)
- 動作電圧範囲: 1.65V ~ 2.2V、2.2V ~ 3.6V、および 4.5V ~ 5.5V
- 1.0V データ保持
- TTL 互換の入力と出力
- 鉛フリー44ピンSOJ、44ピンTSOP II、および48ボールVFBGA パッケージ

**機能の説明**

CY7C1041GN は 256K ワード (各ワードは 16 ビット) で構成される高性能 CMOS 高速スタティック RAM です。

チップ イネーブル ( $\overline{CE}$ ) と書き込みイネーブル ( $\overline{WE}$ ) 入力を LOW にアサートすることでデータ書き込みを実現し、データ

を  $I/O_0 \sim I/O_{15}$  ピンに、アドレスを  $A_0 \sim A_{17}$  ピンに提供します。上位バイト イネーブル ( $\overline{BHE}$ ) と下位バイト イネーブル ( $\overline{BLE}$ ) 入力は、指定したメモリ位置の上位バイトと下位バイトへの書き込み動作を制御します。 $\overline{BHE}$  は  $I/O_8 \sim I/O_{15}$  を制御し、 $\overline{BLE}$  は  $I/O_0 \sim I/O_7$  を制御します。

データ読み込みは、チップ イネーブル ( $\overline{CE}$ ) と出力イネーブル ( $\overline{OE}$ ) 入力を LOW にアサートし、アドレス ラインで必要なアドレスを提供することで行われます。読み出しデータは、I/O ライン ( $I/O_0 \sim I/O_{15}$ ) 上でアクセスできます。バイト アクセスは、必要なバイト イネーブル信号 ( $\overline{BHE}$ 、 $\overline{BLE}$ ) をアサートして、指定したアドレス位置からデータの上位バイトまたは下位バイトのいずれかを読み込むことによって実行されます。

すべての I/O ( $I/O_0 \sim I/O_{15}$ ) は以下のイベントに対してハイインピーダンス状態になります。

- デバイスが選択解除される ( $\overline{CE} = \text{HIGH}$ )
  - 制御信号 ( $\overline{OE}$ 、 $\overline{BLE}$ 、 $\overline{BHE}$ ) がアサート解除される
- 論理ブロック図は 2 ページに示されています。

**製品ポートフォリオ**

| 製品           | 範囲  | $V_{CC}$ の範囲 (V) | 速度 (ns)<br>10/15 | 電力損失                                     |     |                     |     |
|--------------|-----|------------------|------------------|------------------------------------------|-----|---------------------|-----|
|              |     |                  |                  | $I_{CC}$ 動作、(mA)<br>$f = f_{\text{max}}$ |     | 待機時、 $I_{SB2}$ (mA) |     |
|              |     |                  |                  | Typ <sup>[1]</sup>                       | Max | Typ <sup>[1]</sup>  | Max |
|              |     |                  |                  | —                                        | 40  | 6                   | 8   |
| CY7C1041GN18 | 産業用 | 1.65V ~ 2.2V     | 15               | —                                        | 40  | 6                   | 8   |
| CY7C1041GN30 |     | 2.2V ~ 3.6V      | 10               | 38                                       | 45  |                     |     |
| CY7C1041GN   |     | 4.5V ~ 5.5V      | 10               | 38                                       | 45  |                     |     |

**注:**

- 標準値は単に参考値であり、保証または試験されていません。標準値は  $V_{CC} = 1.8\text{V}$  ( $V_{CC}$  が 1.65V ~ 2.2V の場合)、 $V_{CC} = 3\text{V}$  ( $V_{CC}$  が 2.2V ~ 3.6V の場合)、および  $V_{CC} = 5\text{V}$  ( $V_{CC}$  が 4.5V ~ 5.5V の場合)、 $T_A = 25^\circ\text{C}$  で測定しています。

**論理ブロック図 – CY7C1041GN**


## 目次

|                      |    |
|----------------------|----|
| ピン コンフィギュレーション ..... | 4  |
| 最大定格 .....           | 5  |
| 動作範囲 .....           | 5  |
| DC 電気的特性 .....       | 5  |
| 静電容量 .....           | 6  |
| 熱抵抗 .....            | 6  |
| AC テストの負荷と波形 .....   | 6  |
| データ保持特性 .....        | 7  |
| データ保持波形 .....        | 7  |
| AC スイッチング特性 .....    | 8  |
| スイッチング波形 .....       | 9  |
| 真理値表 .....           | 12 |
| オーダー情報 .....         | 13 |

|                           |    |
|---------------------------|----|
| 注文コードの定義 .....            | 13 |
| パッケージ外形図 .....            | 14 |
| 略語 .....                  | 16 |
| 本書の表記法 .....              | 16 |
| 測定単位 .....                | 16 |
| 改訂履歴 .....                | 17 |
| セールス、ソリューションおよび法律情報 ..... | 18 |
| ワールドワイド販売と設計サポート .....    | 18 |
| 製品 .....                  | 18 |
| PSoC® ソリューション .....       | 18 |
| サイプレス開発者コミュニティ .....      | 18 |
| テクニカル サポート .....          | 18 |

## ピン コンフィギュレーション

図1. 48 ボール VFBGA (6 × 8 × 1.0 mm) ピン配置、  
パッケージ/グレード ID: BVXI<sup>[2, 3]</sup>



図2. 48 ボール VFBGA (6 × 8 × 1.0 mm) ピン配置、  
パッケージ/グレード ID: BVJXI<sup>[2]</sup>



図3. 44 ピン TSOP II / 44 ピン SOJ ピン配置<sup>[2]</sup>



### 注:

2. NC ピンはパッケージ内のダイには接続されていません。
3. パッケージ タイプ BVXI とは違い、パッケージ タイプ BVJXI は JEDEC に準拠しています。両パッケージ間の相違点は、上位と下位 I/O (I/O<sub>[7:0]</sub> と I/O<sub>[15:8]</sub>) ボールがスワップされることです。

## 最大定格

最大定格を超えると、デバイスの寿命が短くなる可能性があります。これらのユーザー ガイドラインはテストされていません。

保存温度 .....  $-65^{\circ}\text{C} \sim +150^{\circ}\text{C}$

通電時の周囲温度 .....  $-55^{\circ}\text{C} \sim +125^{\circ}\text{C}$

GND を基準とした

$V_{\text{CC}}$  の電源電圧<sup>[4]</sup> .....  $-0.5\text{V} \sim V_{\text{CC}} + 0.5\text{V}$

HI-Z 状態の出力に

印加される DC 電圧<sup>[4]</sup> .....  $-0.5\text{V} \sim V_{\text{CC}} + 0.5\text{V}$

## DC 電気的特性

動作範囲は  $-40^{\circ}\text{C} \sim 85^{\circ}\text{C}$

| パラメータ            | 説明                   | テスト条件                                                                                                                                                                              | 10ns / 15ns                                                    |                                      |     | 単位                                   |
|------------------|----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|--------------------------------------|-----|--------------------------------------|
|                  |                      |                                                                                                                                                                                    | Min                                                            | Typ <sup>[5]</sup>                   | Max |                                      |
| $V_{\text{OH}}$  | 出力 HIGH 電圧           | 1.65V ~ 2.2V                                                                                                                                                                       | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -0.1\text{mA}$ | 1.4                                  | -   | -                                    |
|                  |                      | 2.2V ~ 2.7V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -1.0\text{mA}$ | 2                                    | -   | -                                    |
|                  |                      | 2.7V ~ 3.6V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -4.0\text{mA}$ | 2.2                                  | -   | -                                    |
|                  |                      | 4.5V ~ 5.5V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -4.0\text{mA}$ | 2.4                                  | -   | -                                    |
|                  |                      | 4.5V ~ 5.5V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -0.1\text{mA}$ | $V_{\text{CC}} - 0.5$ <sup>[6]</sup> | -   | -                                    |
| $V_{\text{OL}}$  | 出力 LOW 電圧            | 1.65V ~ 2.2V                                                                                                                                                                       | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 0.1\text{mA}$  | -                                    | -   | 0.2                                  |
|                  |                      | 2.2V ~ 2.7V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 2\text{mA}$    | -                                    | -   | 0.4                                  |
|                  |                      | 2.7V ~ 3.6V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 8\text{mA}$    | -                                    | -   | 0.4                                  |
|                  |                      | 4.5V ~ 5.5V                                                                                                                                                                        | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 8\text{mA}$    | -                                    | -   | 0.4                                  |
| $V_{\text{IH}}$  | 入力 HIGH 電圧           | 1.65V ~ 2.2V                                                                                                                                                                       | -                                                              | 1.4                                  | -   | $V_{\text{CC}} + 0.2$ <sup>[4]</sup> |
|                  |                      | 2.2V ~ 2.7V                                                                                                                                                                        | -                                                              | 2                                    | -   | $V_{\text{CC}} + 0.3$ <sup>[4]</sup> |
|                  |                      | 2.7V ~ 3.6V                                                                                                                                                                        | -                                                              | 2                                    | -   | $V_{\text{CC}} + 0.3$ <sup>[4]</sup> |
|                  |                      | 4.5V ~ 5.5V                                                                                                                                                                        | -                                                              | 2.2                                  | -   | $V_{\text{CC}} + 0.5$ <sup>[4]</sup> |
| $V_{\text{IL}}$  | 入力 LOW 電圧            | 1.65V ~ 2.2V                                                                                                                                                                       | -                                                              | -0.2 <sup>[4]</sup>                  | -   | 0.4                                  |
|                  |                      | 2.2V ~ 2.7V                                                                                                                                                                        | -                                                              | -0.3 <sup>[4]</sup>                  | -   | 0.6                                  |
|                  |                      | 2.7V ~ 3.6V                                                                                                                                                                        | -                                                              | -0.3 <sup>[4]</sup>                  | -   | 0.8                                  |
|                  |                      | 4.5V ~ 5.5V                                                                                                                                                                        | -                                                              | -0.5 <sup>[4]</sup>                  | -   | 0.8                                  |
| $I_{\text{IX}}$  | 入力リード電流              | $\text{GND} \leq V_{\text{IN}} \leq V_{\text{CC}}$                                                                                                                                 | -1                                                             | -                                    | +1  | $\mu\text{A}$                        |
| $I_{\text{OZ}}$  | 出力リード電流              | $\text{GND} \leq V_{\text{OUT}} \leq V_{\text{CC}}$ 、出力は無効                                                                                                                         | -1                                                             | -                                    | +1  | $\mu\text{A}$                        |
| $I_{\text{CC}}$  | 動作電源電流               | Max $V_{\text{CC}}$ 、 $I_{\text{OUT}} = 0\text{mA}$ 、<br>CMOS レベル                                                                                                                  | $f = 100\text{MHz}$                                            | -                                    | 38  | 45                                   |
|                  |                      |                                                                                                                                                                                    | $f = 66.7\text{MHz}$                                           | -                                    | -   | 40                                   |
| $I_{\text{SB1}}$ | 自動 CE 電源断電流 –TTL 入力  | Max $V_{\text{CC}}$ 、 $\overline{\text{CE}} \geq V_{\text{IH}}$ 、<br>$V_{\text{IN}} \geq V_{\text{IH}}$ または $V_{\text{IN}} \leq V_{\text{IL}}$ 、 $f = f_{\text{MAX}}$              | -                                                              | -                                    | 15  | $\text{mA}$                          |
| $I_{\text{SB2}}$ | 自動 CE 電源断電流 –CMOS 入力 | Max $V_{\text{CC}}$ 、 $\overline{\text{CE}} \geq V_{\text{CC}} - 0.2\text{V}$ 、<br>$V_{\text{IN}} \geq V_{\text{CC}} - 0.2\text{V}$ または $V_{\text{IN}} \leq 0.2\text{V}$ 、 $f = 0$ | -                                                              | 6                                    | 8   | $\text{mA}$                          |

注:

4. 2ns 以下のパルス幅の場合、 $V_{\text{IL}}(\text{min}) = -2.0\text{V}$  および  $V_{\text{IH}}(\text{max}) = V_{\text{CC}} + 2\text{V}$ 。

5. 標準値は単なる参照値であり、保証または試験されていません。標準値は、 $V_{\text{CC}} = 1.8\text{V}$  ( $V_{\text{CC}}$  が 1.65V ~ 2.2V の場合)、 $V_{\text{CC}} = 3\text{V}$  ( $V_{\text{CC}}$  が 2.2V ~ 3.6V の場合)、 $V_{\text{CC}} = 5\text{V}$  ( $V_{\text{CC}}$  が 4.5V ~ 5.5V の場合)、 $T_A = 25^{\circ}\text{C}$  で測定しています。

6. このパラメーターは設計保証であり、試験されていません。

## 静電容量

| パラメーター <sup>[7]</sup> | 項目     | テスト条件                                                                              | 48 ポール VFBGA | 44 ピン SOJ | 44 ピン TSOP II | 単位 |
|-----------------------|--------|------------------------------------------------------------------------------------|--------------|-----------|---------------|----|
| $C_{IN}$              | 入力容量   | $T_A = 25^\circ\text{C}$ 、<br>$f = 1\text{MHz}$ 、<br>$V_{CC} = V_{CC(\text{typ})}$ | 10           | 10        | 10            | pF |
| $C_{OUT}$             | I/O 容量 |                                                                                    | 10           | 10        | 10            | pF |

## 熱抵抗

| パラメーター <sup>[7]</sup> | 項目                | テスト条件                                     | 48 ポール VFBGA | 44 ピン SOJ | 44 ピン TSOP II | 単位   |
|-----------------------|-------------------|-------------------------------------------|--------------|-----------|---------------|------|
| $\Theta_{JA}$         | 熱抵抗<br>(接合部から周囲)  | 無風状態で、3 × 4.5<br>インチの4層プリント<br>回路基板にはんだ付け | 31.35        | 55.37     | 68.85         | °C/W |
| $\Theta_{JC}$         | 熱抵抗<br>(接合部からケース) |                                           | 14.74        | 30.41     | 15.97         | °C/W |

## AC テストの負荷と波形

図 4. AC テストの負荷と波形<sup>[8]</sup>



| パラメーター     | 1.8V | 3.0V | 5.0V | 単位 |
|------------|------|------|------|----|
| R1         | 1667 | 317  | 317  | Ω  |
| R2         | 1538 | 351  | 351  | Ω  |
| $V_{TH}$   | 0.9  | 1.5  | 1.5  | V  |
| $V_{HIGH}$ | 1.8  | 3    | 3    | V  |

### 注：

- 開発時およびこれらのパラメーターに影響を与える設計／プロセス変更後にテストされます。
- 完全なデバイスの AC 動作では、0 から  $V_{CC(\text{min})}$  までのランプ時間が  $100\mu\text{s}$  で、 $V_{CC}$  がその動作電圧で安定した後、待機時間が  $100\mu\text{s}$  であることを前提にします。

## データ保持特性

動作範囲は  $-40^{\circ}\text{C} \sim 85^{\circ}\text{C}$

| パラメータ                     | 説明                   | 条件                                                                                                                                                       | Min | Max | 単位 |
|---------------------------|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|----|
| $V_{DR}$                  | データ保持用の $V_{CC}$     |                                                                                                                                                          | 1   | –   | V  |
| $I_{CCDR}$                | データ保持電流              | $V_{CC} = 1.2\text{V}$ 、 $\overline{CE} \geq V_{CC} - 0.2\text{V}$ <sup>[9]</sup> 、<br>$V_{IN} \geq V_{CC} - 0.2\text{V}$ 、または $V_{IN} \leq 0.2\text{V}$ | –   | 8   | mA |
| $t_{CDR}$ <sup>[10]</sup> | チップの選択解除からデータ保持までの時間 |                                                                                                                                                          | 0   | –   | ns |
| $t_R$ <sup>[9, 10]</sup>  | 動作回復時間               | $V_{CC} \geq 2.2\text{V}$                                                                                                                                | 10  | –   | ns |
|                           |                      | $V_{CC} < 2.2\text{V}$                                                                                                                                   | 15  | –   | ns |

## データ保持波形

図 5. データ保持波形<sup>[9]</sup>



注：

9. 完全なデバイス動作には、 $V_{DR}$  から  $V_{CC(\min)}$  までのリニア  $V_{CC}$  ランプ時間が  $100\mu\text{s}$  を超えるか、または  $V_{CC(\min)}$  で安定した時間が  $100\mu\text{s}$  を超える必要があります。

10. これらのパラメーターは設計保証されます。

## AC スイッチング特性

動作範囲が  $-40^{\circ}\text{C} \sim 85^{\circ}\text{C}$

| パラメータ <sup>[11]</sup>              | 説明                                                            | 10ns |     | 15ns |     | 単位 |
|------------------------------------|---------------------------------------------------------------|------|-----|------|-----|----|
|                                    |                                                               | Min  | Max | Min  | Max |    |
| <b>読み出しサイクル</b>                    |                                                               |      |     |      |     |    |
| $t_{RC}$                           | 読み出しサイクル時間                                                    | 10   | —   | 15   | —   | ns |
| $t_{AA}$                           | アドレスからデータ                                                     | —    | 10  | —    | 15  | ns |
| $t_{OHA}$                          | アドレス変更からのデータホールドまでの時間                                         | 3    | —   | 3    | —   | ns |
| $t_{ACE}$                          | $\overline{CE}$ LOW からデータ <sup>[12]</sup>                     | —    | 10  | —    | 15  | ns |
| $t_{DOE}$                          | $\overline{OE}$ LOW からデータ                                     | —    | 4.5 | —    | 8   | ns |
| $t_{LZOE}$                         | $\overline{OE}$ LOW から低インピーダンスまで <sup>[13, 14]</sup>          | 0    | —   | 0    | —   | ns |
| $t_{HZOE}$                         | $\overline{OE}$ HIGH から HI-Z まで <sup>[13, 14]</sup>           | —    | 5   | —    | 8   | ns |
| $t_{LZCE}$                         | $\overline{CE}$ LOW から低インピーダンスまでの時間 <sup>[12, 13, 14]</sup>   | 3    | —   | 3    | —   | ns |
| $t_{HZCE}$                         | $\overline{CE}$ HIGH から HI-Z になるまでの時間 <sup>[12, 13, 14]</sup> | —    | 5   | —    | 8   | ns |
| $t_{PU}$                           | $\overline{CE}$ LOW から電源投入まで <sup>[12, 14, 15]</sup>          | 0    | —   | 0    | —   | ns |
| $t_{PD}$                           | $\overline{CE}$ HIGH から電源切断まで <sup>[12, 14, 15]</sup>         | —    | 10  | —    | 15  | ns |
| $t_{DBE}$                          | バイト イネーブルからデータ有効までの時間                                         | —    | 4.5 | —    | 8   | ns |
| $t_{LZBE}$                         | バイト イネーブルから低インピーダンスまで <sup>[14]</sup>                         | 0    | —   | 0    | —   | ns |
| $t_{HZBE}$                         | バイト ディスエーブルから HI-Z まで <sup>[14]</sup>                         | —    | 6   | —    | 8   | ns |
| <b>書き込みサイクル<sup>[15, 16]</sup></b> |                                                               |      |     |      |     |    |
| $t_{WC}$                           | 書き込みサイクル期間                                                    | 10   | —   | 15   | —   | ns |
| $t_{SCE}$                          | $\overline{CE}$ LOW から書き込みの最後 <sup>[12]</sup> まで              | 7    | —   | 12   | —   | ns |
| $t_{AW}$                           | アドレスセットアップから書き込み終了までの時間                                       | 7    | —   | 12   | —   | ns |
| $t_{HA}$                           | 書き込み終了からのアドレスホールドまでの時間                                        | 0    | —   | 0    | —   | ns |
| $t_{SA}$                           | アドレスセットアップから書き込み開始までの時間                                       | 0    | —   | 0    | —   | ns |
| $t_{PWE}$                          | $\overline{WE}$ パルス幅                                          | 7    | —   | 12   | —   | ns |
| $t_{SD}$                           | データセットアップから書き込み終了までの時間                                        | 5    | —   | 8    | —   | ns |
| $t_{HD}$                           | 書き込み終了からのデータホールドまでの時間                                         | 0    | —   | 0    | —   | ns |
| $t_{LZWE}$                         | $\overline{WE}$ HIGH から低インピーダンスまで <sup>[13, 14]</sup>         | 3    | —   | 3    | —   | ns |
| $t_{HZWE}$                         | $\overline{WE}$ LOW から HI-Z まで <sup>[13, 14]</sup>            | —    | 5   | —    | 8   | ns |
| $t_{BW}$                           | バイト イネーブルから書き込み終了まで                                           | 7    | —   | 12   | —   | ns |

**注:**

11. テスト条件は信号遷移時間(立ち上がり/立ち下がり)が3ns以下、タイミング基準レベルが1.5V( $V_{CC} \geq 3V$ の場合)および $V_{CC}/2$ ( $V_{CC} < 3V$ の場合)、入力パルスレベルが0~3V( $V_{CC} \geq 3V$ の場合)および0~ $V_{CC}$ ( $V_{CC} < 3V$ の場合)であることを前提にします。特に記載のない限り、読み出しサイクルのテスト条件は6ページの図4の(a)に示す出力負荷を使用しています。
12. 全てのデュアルチップイネーブルデバイスに対応して $\overline{CE}$ は $\overline{CE}_1$ と $CE_2$ の論理結合です。 $\overline{CE}_1$ がLOW、 $CE_2$ がHIGHの場合は、 $\overline{CE}$ はLOW; $\overline{CE}_1$ がHIGHまたは $CE_2$ がLOWの場合は、 $\overline{CE}$ はHIGHです。
13.  $t_{HZOE}$ 、 $t_{HZCE}$ 、 $t_{HZWE}$ 、 $t_{HZBE}$ 、 $t_{LZOE}$ 、 $t_{LZCE}$ 、 $t_{LZWE}$ および $t_{LZBE}$ は、6ページの図4の(b)に示した5pFの負荷容量が付いた状態で規定されています。遷移は定常状態の電圧 $\pm 200mV$ で測定されます。
14. これらのパラメーターは設計保証であり、テストは行われていません。
15. メモリの内部書き込み期間は $\overline{WE} = V_{IL}$ 、 $\overline{CE} = V_{IL}$ と $BHE = V_{IL}$ または $BLE = V_{IL}$ のオーバラップで定義されます。これらの信号は、書き込みを開始するためにLOWである必要があります。これらいずれかの信号がHIGHへ遷移することで操作を終了することができます。入力データのセットアップとホールドのタイミングは、書き込みを終了する信号のエッジを基準にすること必要があります。
16. 書き込みサイクル2( $\overline{WE}$ 制御、 $\overline{OE}$ LOW)用の最小の書き込みサイクルパルス幅は $t_{SD}$ と $t_{HZWE}$ の合計に等しい必要があります。

## スイッチング波形

図 6. 読み込みサイクル 1 (アドレス遷移制御) [17、18]



図 7. 読み込みサイクル 2 ( $\overline{OE}$  制御) [18、19]



注:

17. デバイスは連続的に選択され、 $\overline{OE} = V_{IL}$ 、 $\overline{CE} = V_{IL}$ 、 $\overline{BHE}$  か  $\overline{BLE}$  または両方 =  $V_{IL}$ 。

18. 読み出しサイクル中は  $\overline{WE}$  は HIGH です。

19.  $\overline{CE}$  LOW 遷移の前、あるいは同時にアドレスが有効になります。

## スイッチング波形 ( 続き )

図 8. 書き込みサイクル 1 ( $\overline{CE}$  制御) [20, 21]



図 9. 書き込みサイクル 2 ( $\overline{WE}$  制御、 $\overline{OE}$  LOW) [20, 21, 22]



注:

20. メモリの内部書き込み期間は  $\overline{WE} = V_{IL}$ 、 $\overline{CE} = V_{IL}$  と  $\overline{BHE} = V_{IL}$  または  $\overline{BLE} = V_{IL}$  のオーバラップで定義されます。これらの信号は、書き込みを開始するために LOW である必要があります、これらいずれかの信号が HIGH へ遷移することで操作を終了することができます。入力データのセットアップとホールドのタイミングは、書き込みを終了する信号のエッジを基準にする必要があります。

21.  $\overline{CE} = V_{IH}$ 、または  $\overline{OE} = V_{IH}$ 、または  $\overline{BHE}$ 、および  $\overline{BLE} = V_{IH}$  の場合、データ I/O は HI-Z 状態になります。

22. 最小の書き込みサイクルパルス幅は、 $t_{SD}$  と  $t_{HZWE}$  の合計に等しくする必要があります。

## スイッチング波形 ( 続き )

図 10. 書き込みサイクル 3 (  $\overline{\text{BLE}}$  または  $\overline{\text{BHE}}$  制御 ) [23, 24]



図 11. 書き込みサイクル 4 (  $\overline{\text{WE}}$  制御 ) [23, 24, 25]



注:

23. メモリの内部書き込み期間は  $\overline{\text{WE}} = V_{IL}$ ,  $\overline{\text{CE}} = V_{IL}$  と  $\overline{\text{BHE}} = V_{IL}$  または  $\overline{\text{BLE}} = V_{IL}$  のオーバラップで定義されます。これらの信号は、書き込みを開始するために LOW である必要があります、これらいずれかの信号が HIGH へ遷移することで操作を終了することができます。入力データのセットアップとホールドのタイミングは、書き込みを終了する信号のエッジを基準にする必要があります。
24.  $\overline{\text{CE}} = V_{IH}$ 、または  $\overline{\text{OE}} = V_{IH}$ 、または  $\overline{\text{BHE}}$ 、および／または  $\overline{\text{BLE}} = V_{IH}$  の場合、データ I/O は HI-Z 状態になります。
25.  $\overline{\text{OE}} = V_{IH}$  の場合データ I/O はハイインピーダンス状態になります。
26. この期間中、I/O は出力状態になります。入力信号を適用しないでください。

**真理値表**

| CE | OE                | WE                | BLE               | BHE               | I/O <sub>0</sub> –I/O <sub>7</sub> | I/O <sub>8</sub> –I/O <sub>15</sub> | モード             | 電源                       |
|----|-------------------|-------------------|-------------------|-------------------|------------------------------------|-------------------------------------|-----------------|--------------------------|
| H  | X <sup>[27]</sup> | X <sup>[27]</sup> | X <sup>[27]</sup> | X <sup>[27]</sup> | HI-Z                               | HI-Z                                | 電源切断            | 待機 (I <sub>SB</sub> )    |
| L  | L                 | H                 | L                 | L                 | データ出力                              | データ出力                               | 全ビット読み出し        | アクティブ (I <sub>CC</sub> ) |
| L  | L                 | H                 | L                 | H                 | データ出力                              | HI-Z                                | 下位ビットのみ読み出し     | アクティブ (I <sub>CC</sub> ) |
| L  | L                 | H                 | H                 | L                 | HI-Z                               | データ出力                               | 上位ビットのみ読み出し     | アクティブ (I <sub>CC</sub> ) |
| L  | X                 | L                 | L                 | L                 | データ入力                              | データ入力                               | 全ビット書き込み        | アクティブ (I <sub>CC</sub> ) |
| L  | X                 | L                 | L                 | H                 | データ入力                              | HI-Z                                | 下位ビットのみの書き込み    | アクティブ (I <sub>CC</sub> ) |
| L  | X                 | L                 | H                 | L                 | HI-Z                               | データ入力                               | 上位ビットのみの書き込み    | アクティブ (I <sub>CC</sub> ) |
| L  | H                 | H                 | X                 | X                 | HI-Z                               | HI-Z                                | デバイスが選択され、出力は無効 | アクティブ (I <sub>CC</sub> ) |

**注:**

 27. これらのピンの入力電圧レベルは V<sub>IH</sub> または V<sub>IL</sub> である必要があります。

## オーダー情報

| 速度<br>(ns) | 電圧範囲        | 注文コード                | パッケージ図   | パッケージ タイプ<br>(すべて鉛フリー)                   | 動作範囲 |
|------------|-------------|----------------------|----------|------------------------------------------|------|
| 10         | 2.2V ~ 3.6V | CY7C1041GN30-10ZSXI  | 51-85087 | 44 ピン TSOP II                            | 産業用  |
|            |             | CY7C1041GN30-10BVXI  | 51-85150 | 48 ボール VFBGA (6 x 8 x 1.0mm)             |      |
|            |             | CY7C1041GN30-10BVJXI | 51-85150 | 48 ボール VFBGA (6 x 8 x 1.0 mm) , JEDEC 互換 |      |
|            | 4.5V ~ 5.5V | CY7C1041GN-10ZSXI    |          | 44 ピン TSOP II                            |      |

### 注文コードの定義



## パッケージ外形図

図 12. 44 ピン TSOP II (Z44) パッケージ外形図、51-85087



図 13. 44 ピン SOJ (400 ミル) パッケージ外形図、51-85082



**パッケージ外形図 ( 続き )**
**図 14. 48 ポール VFBGA (6 × 8 × 1.0mm) BV48/BZ48 パッケージ外形図、51-85150**

**NOTE:**

PACKAGE WEIGHT: See Cypress Package Material Declaration Datasheet (PMDD) posted on the Cypress web.

51-85150 \*H

**略語**

| 略語              | 説明                                                         |
|-----------------|------------------------------------------------------------|
| BHE             | byte high enable ( バイト HIGH イネーブル )                        |
| BLE             | byte low enable ( バイト LOW イネーブル )                          |
| $\overline{CE}$ | chip enable ( チップ イネーブル )                                  |
| CMOS            | Complementary Metal Oxide Semiconductor<br>( 相補型金属酸化膜半導体 ) |
| I/O             | input/output ( 入力／出力 )                                     |
| OE              | output enable ( 出力イネーブル )                                  |
| SRAM            | スタティック ランダム アクセス メモリ                                       |
| TSOP            | thin small outline package ( 薄型小型パッケージ )                   |
| TTL             | transistor-transistor logic<br>( トランジスタ - トランジスタ ロジック )    |
| VFBGA           | very fine-pitch ball grid array<br>( 超ファインピッチボールグリッドアレイ )  |
| $\overline{WE}$ | write enable ( 書き込みイネーブル )                                 |

**本書の表記法**
**測定単位**

| 記号       | 測定単位     |
|----------|----------|
| °C       | 摂氏温度     |
| MHz      | メガヘルツ    |
| $\mu A$  | マイクロアンペア |
| $\mu s$  | マイクロ秒    |
| mA       | ミリアンペア   |
| mm       | ミリメートル   |
| ns       | ナノ秒      |
| $\Omega$ | オーム      |
| %        | パーセント    |
| pF       | ピコファラッド  |
| V        | ボルト      |
| W        | ワット      |

## 改訂履歴

文書名 : CY7C1041GN、4-M ビット (256K ワード × 16 ビット) スタティック RAM  
文書番号 : 002-10966

| 版  | ECN 番号  | 変更者  | 発行日        | 変更内容                                                     |
|----|---------|------|------------|----------------------------------------------------------|
| ** | 5154144 | HZEN | 03/01/2016 | これは英語版 001-95413 Rev. *A を翻訳した日本語版 002-10966 Rev. ** です。 |

## セールス、ソリューションおよび法律情報

### ワールドワイド販売と設計サポート

サイプレスは、事業所、ソリューション センター、メーカー代理店および販売代理店の世界的なネットワークを保持しています。お客様の最寄りのオフィスについては、[サイプレスのロケーションのウェブページ](#)をご覧ください。

#### 製品

車載用

[cypress.com/go/automotive](http://cypress.com/go/automotive)

クロック & バッファ

[cypress.com/go/clocks](http://cypress.com/go/clocks)

インターフェース

[cypress.com/go/interface](http://cypress.com/go/interface)

照明 & 電力制御

[cypress.com/go/powerpsoc](http://cypress.com/go/powerpsoc)

メモリ

[cypress.com/go/memory](http://cypress.com/go/memory)

PSoC

[cypress.com/go/psoc](http://cypress.com/go/psoc)

タッチ センシング

[cypress.com/go/touch](http://cypress.com/go/touch)

USB コントローラー

[cypress.com/go/USB](http://cypress.com/go/USB)

ワイヤレス／RF

[cypress.com/go/wireless](http://cypress.com/go/wireless)

#### PSoC® ソリューション

[psoc.cypress.com/solutions](http://psoc.cypress.com/solutions)

PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP

#### サイプレス開発者コミュニティ

[コミュニティ](#) | [フォーラム](#) | [ブログ](#) | [ビデオ](#) | [トレーニング](#)

#### テクニカル サポート

[cypress.com/go/support](http://cypress.com/go/support)

© Cypress Semiconductor Corporation, 2016. 本文書に記載される情報は、予告なく変更される場合があります。Cypress Semiconductor Corporation (サイプレス セミコンダクタ社) は、サイプレス製品に組み込まれた回路以外のいかなる回路を使用することに対して一切の責任を負いません。サイプレス セミコンダクタ社は、特許またはその他の権利に基づくライセンスを譲渡することも、または含意することもありません。サイプレス製品は、サイプレスとの書面による合意に基づくものでない限り、医療、生命維持、救命、重要な管理、または安全の用途のために使用することを保証するものではなく、また使用することを意図したものでもありません。さらにサイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

すべてのソース コード (ソフトウェアおよび／またはファームウェア) はサイプレス セミコンダクタ社 (以下「サイプレス」) が所有し、全世界の特許権保護 (米国および他の国)、米国の著作権法ならびに国際協定の条項により保護され、かつそれらに従います。サイプレスが本書面によりライセンサーに付与するライセンスは、個人的、非独占かつ譲渡不能のライセンスであり、適用される契約で指定されたサイプレスの集積回路と併用されるライセンサーの製品のみをサポートするカスタムソフトウェアおよび／またはカスタム ファームウェアを作成する目的に限って、サイプレスのソース コードの派生著作物をコピー、使用、変更そして作成するためのライセンス、ならびにサイプレスのソース コードおよび派生著作物をコンパイルするためのライセンスです。上記で指定された場合を除き、サイプレスの書面による明示的な許可なくして本ソース コードを複製、変更、変換、コンパイル、または表示することはすべて禁止します。

免責条項：サイプレスは、明示的または默示的を問わず、本資料に関するいかなる種類の保証も行いません。これには、商品性または特定目的への適合性の默示的な保証が含まれますが、これに限定されません。サイプレスは、本文書に記載される資料に対して今後予告なく変更を加える権利を留保します。サイプレスは、本文書に記載されるいかなる製品または回路を適用または使用したことによって生ずるいかなる責任も負いません。サイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

ソフトウェアの使用は、適用されるサイプレス ソフトウェア ライセンス契約によって制限され、かつ契約の対象となる場合があります。