



## サイプレスはインフィニオンテクノロジーズになりました

この表紙に続く文書には「サイプレス」と表記されていますが、これは同社が最初にこの製品を開発したからです。新規および既存のお客様いずれに対しても、引き続きインフィニオンがラインアップの一部として当該製品をご提供いたします。

### 文書の内容の継続性

下記製品がインフィニオンの製品ラインアップの一部として提供されたとしても、それを理由としてこの文書に変更が加わることはありません。今後も適宜改訂は行いますが、変更があった場合は文書の履歴ページでお知らせします。

### 注文時の部品番号の継続性

インフィニオンは既存の部品番号を引き続きサポートします。ご注文の際は、データシート記載の注文部品番号をこれまで通りご利用下さい。

**エラー訂正コード (ECC) 付 16M ビット  
(2M ワード x 8 ビット) スタティック**
**特長**

- スタンバイ時の超低消費電力
  - 標準スタンバイ電流 : 5.5μA
  - 最大スタンバイ電流 : 16μA
- 高速度 : 45ns/55ns
- シングル ビット エラー訂正用の組込みエラー訂正 コード (ECC)
- 広い電圧範囲 : 1.65V ~ 2.2V、4.5V ~ 5.5V
- 1.0V データ保持
- トランジスタ - トランジスタ ロジック (TTL) と互換性のある入出力
- 1 ビット エラー検出と訂正を示す ERR ピン
- 48 ボールの鉛フリー VFBGA パッケージで提供

**機能の詳細**

CY62168G および CY62168GE は、組込み ECC を備えた高性能 CMOS 低電力 (MoBL<sup>®</sup>) SRAM デバイスです。両方のデバイスは、シングルとデュアルチップイネーブルオプション、および複数ピン構成で提供されます。CY62168GE デバイスは、読み出しサイクル中にシングル ビット エラー検出と訂正イベントを通知するエラー通知ピンを備えます。

シングル チップイネーブル入力を持つデバイスは、チップイネーブル入力 (CE) を LOW にアサートすることでアクセスされます。デュアル チップイネーブル デバイスは、両方のチップ

イネーブル入力 ( $\overline{CE}_1$  を LOW、および  $CE_2$  を HIGH) をアサートすることでアクセスされます。

チップイネーブル 1 ( $\overline{CE}_1$ ) を LOW とチップイネーブル 2 ( $CE_2$ ) を HIGH および書き込みイネーブル (WE) 入力を LOW にすることでデバイスに書き込みます。8 本の I/O ピン ( $I/O_0$  ~  $I/O_7$ ) からのデータはアドレスピン ( $A_0$  ~  $A_{20}$ ) に示された位置に書き込まれます。

書き込みイネーブル (WE) HIGH を強制している時、チップイネーブル 1 ( $\overline{CE}_1$ ) と出力イネーブル (OE) LOW およびチップイネーブル 2 ( $CE_2$ ) HIGH にしてデバイスから読み出します。これらの条件では、アドレスピンに指定されたメモリ位置の内容が I/O ピンに表示されます。

8 本の入出力ピン ( $I/O_0$  ~  $I/O_7$ ) はデバイスの選択が解除されたとき ( $CE_1$  HIGH または  $CE_2$  LOW)、出力が無効になっている時 (OE HIGH)、または書き込み操作が進行中である時 ( $CE_1$  LOW と  $CE_2$  HIGH、および WE LOW) にハイインピーダンス状態になります。読み出しモードと書き込みモードの詳細な説明については、[14 ページの真理値表 – CY62168G / CY62168GE](#) を参照してください。

CY62168GE デバイスで、アクセスされた位置のシングル ビット エラー検出および訂正是 ERR 出力 (ERR=HIGH)<sup>[1]</sup> のアサートによって示されます。

CY62168G と CY62168GE デバイスは鉛フリー 48 ピン VFBGA パッケージで提供されます。論理ブロックダイヤグラムは 2 ページに示されます。

関連リソースの完全なリストについては、[ここ](#)をクリックしてください。

**製品ポートフォリオ**

| 製品            | 特長およびオプション<br>( <a href="#">ピン配置を参照</a> ) | 範囲  | V <sub>CC</sub> の範囲 (V) | 速度<br>(ns) | 消費電力                    |     |                             |     |
|---------------|-------------------------------------------|-----|-------------------------|------------|-------------------------|-----|-----------------------------|-----|
|               |                                           |     |                         |            | I <sub>CC</sub> 動作、(mA) |     | スタンバイ、I <sub>SB2</sub> (μA) |     |
|               |                                           |     |                         |            | f = f <sub>max</sub>    |     | Typ <sup>[2]</sup>          |     |
|               |                                           |     |                         |            | Typ                     | Max | Typ                         | Max |
| CY62168G(E)18 | シングルまたはデュアルチップイネーブルオプションの ERR ピン          | 産業用 | 1.65V ~ 2.2V            | 55         | 29                      | 32  | 7                           | 26  |
| CY62168(E)    |                                           |     | 4.5V ~ 5.5V             | 45         | 29                      | 36  | 5.5                         | 16  |

**注**

- このデバイスは、エラー検出時に自動書き込みをサポートしません。
- 標準値は単なる参照値であり、保証または検査されていません。標準値は、 $V_{CC} = 1.8V$  (1.65V~2.2V の  $V_{CC}$  の範囲)、 $V_{CC} = 3V$  (2.2V~3.6V の  $V_{CC}$  の範囲) および  $V_{CC} = 5V$  (4.5V~5.5V の  $V_{CC}$  の範囲)、 $T_A = 25^\circ C$  で測定しています。

### 論理ブロックダイヤグラム – CY62168G



### 論理ブロックダイヤグラム – CY62168GE



## 目次

|                           |    |
|---------------------------|----|
| ピン配置                      | 4  |
| 最大定格                      | 5  |
| 動作範囲                      | 5  |
| DC電気的特性                   | 5  |
| 容量                        | 7  |
| 熱抵抗                       | 7  |
| ACテストの負荷と波形               | 7  |
| データ保持特性                   | 8  |
| データ保持波形                   | 8  |
| スイッチング特性                  | 9  |
| スイッチング波形                  | 10 |
| 真理値表 – CY62168G/CY62168GE | 14 |
| ERR出力 – CY62168GE         | 14 |

|                     |    |
|---------------------|----|
| 注文情報                | 15 |
| 注文コードの定義            | 15 |
| 外形図                 | 16 |
| 略語                  | 17 |
| 本書の表記法              | 17 |
| 測定単位                | 17 |
| 改訂履歴                | 18 |
| セールス、ソリューションおよび法律情報 | 19 |
| ワールドワイドな販売と設計サポート   | 19 |
| 製品                  | 19 |
| PSoC® ソリューション       | 19 |
| サイプレス開発者コミュニティ      | 19 |
| テクニカル サポート          | 19 |

## ピン配置

図 1. 48 ポール VFBGA (6×8×1mm) ピン配置<sup>[3]</sup>  
**CY62168G**



図 2. 48 ポール VFBGA (6×8×1mm) ピン配置<sup>[3, 4]</sup>  
**CY62168GE**



### 注

3. NC ピンは、内部でダイに接続されていません。このピンは一般的には、集積度のさらに高いデバイスでのアドレス拡張用に使用されます。ピン配置については関連のデータシートを参照してください。
4. ERR は出力ピンです。使用しない場合、このピンはフローティングのままにしてください。

## 最大定格

最大定格を超えるとデバイスの寿命が短くなる可能性があります。ユーザー ガイドラインはテストされていません。

保存温度 .....  $-65^{\circ}\text{C} \sim +150^{\circ}\text{C}$

通電時の周囲温度 .....  $-55^{\circ}\text{C} \sim +125^{\circ}\text{C}$

電源電圧からグランド

電位 .....  $-0.5\text{V} \sim 6\text{V}$

High Z 状態の出力

に印加される DC 電圧<sup>[5]</sup> .....  $-0.5\text{V} \sim V_{\text{CC}} + 0.5\text{V}$

DC 入力電圧<sup>[5]</sup> .....  $-0.5\text{V} \sim V_{\text{CC}} + 0.5\text{V}$

出力に流れ込む出力電流 (LOW) .....  $20\text{mA}$

静電気放電電圧

(MIL-STD-883、Method 3015) .....  $> 2001\text{V}$

ラッチ アップ電流 .....  $> 140\text{mA}$

## 動作範囲

| グレード | 周囲温度                                           | $V_{\text{CC}}$ <sup>[6]</sup>                                      |
|------|------------------------------------------------|---------------------------------------------------------------------|
| 産業用  | $-40^{\circ}\text{C} \sim +85^{\circ}\text{C}$ | $1.65\text{V} \sim 2.2\text{V}$ 、<br>$4.5\text{V} \sim 5.5\text{V}$ |

## DC 電気的特性

動作範囲は  $-40^{\circ}\text{C} \sim 85^{\circ}\text{C}$ 。

| パラメーター          | 説明                       | テスト条件                                                           | 45/55ns                                                        |                                      |      | 単位                    |
|-----------------|--------------------------|-----------------------------------------------------------------|----------------------------------------------------------------|--------------------------------------|------|-----------------------|
|                 |                          |                                                                 | Min                                                            | Typ <sup>[7]</sup>                   | Max  |                       |
| $V_{\text{OH}}$ | 出力 HIGH 電圧               | 1.65V ~ 2.2V                                                    | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -0.1\text{mA}$ | 1.4                                  | —    | —                     |
|                 |                          | 4.5V ~ 5.5V                                                     | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -1.0\text{mA}$ | 2.4                                  | —    | —                     |
|                 |                          | 4.5V ~ 5.5V                                                     | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OH}} = -0.1\text{mA}$ | $V_{\text{CC}} - 0.4$ <sup>[8]</sup> | —    | —                     |
| $V_{\text{OL}}$ | 出力 LOW 電圧                | 1.65V ~ 2.2V                                                    | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 0.1\text{mA}$  | —                                    | —    | 0.2                   |
|                 |                          | 4.5V ~ 5.5V                                                     | $V_{\text{CC}} = \text{Min}$ 、 $I_{\text{OL}} = 2.1\text{mA}$  | —                                    | —    | 0.4                   |
| $V_{\text{IH}}$ | 入力 HIGH 電圧               | 1.65V ~ 2.2V                                                    | —                                                              | 1.4                                  | —    | $V_{\text{CC}} + 0.2$ |
|                 |                          | 4.5V ~ 5.5V                                                     | —                                                              | 2.2                                  | —    | $V_{\text{CC}} + 0.5$ |
| $V_{\text{IL}}$ | 入力 LOW 電圧 <sup>[9]</sup> | 1.65V ~ 2.2V                                                    | —                                                              | -0.2                                 | —    | 0.4                   |
|                 |                          | 4.5V ~ 5.5V                                                     | —                                                              | -0.5                                 | —    | 0.8                   |
| $I_{\text{IX}}$ | 入力リード電流                  | $\text{GND} \leq V_{\text{IN}} \leq V_{\text{CC}}$              | -1.0                                                           | —                                    | +1.0 | $\mu\text{A}$         |
| $I_{\text{OZ}}$ | 出力リード電流                  | $\text{GND} \leq V_{\text{OUT}} \leq V_{\text{CC}}$ 、出力がディスエーブル | -1.0                                                           | —                                    | +1.0 | $\mu\text{A}$         |

### 注

- 20ns 未満のパルス幅には、 $V_{\text{IL}}(\text{min}) = -2.0\text{V}$  および  $V_{\text{IH}}(\text{max}) = V_{\text{CC}} + 2\text{V}$ 。
- デバイスのフル AC 動作では、0 から  $V_{\text{CC}}(\text{min})$  までの 100 $\mu\text{s}$  のランプ時間と、VCC 安定化後の 200 $\mu\text{s}$  の待機時間を想定しています。
- 標準値は単なる参考値であり、保証または検査されていません。標準値は、 $V_{\text{CC}} = 1.8\text{V}$  (1.65V~2.2V の  $V_{\text{CC}}$  の範囲) および  $V_{\text{CC}} = 5\text{V}$  (4.5V~5.5V の  $V_{\text{CC}}$  の範囲)、 $T_A = 25^{\circ}\text{C}$  で測定しています。
- このパラメーターは設計により保証されており、テストされていません。
- 20ns 未満のパルス幅には、 $V_{\text{IL}}(\text{min}) = -2.0\text{V}$  および  $V_{\text{IH}}(\text{max}) = V_{\text{CC}} + 2\text{V}$ 。

## DC電気的特性

動作範囲は-40 °C~85 °C。

| パラメーター                           | 説明                                                     | テスト条件                                                                                                                                                                                                                             | 45/55ns               |                    |      | 単位   |    |
|----------------------------------|--------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|--------------------|------|------|----|
|                                  |                                                        |                                                                                                                                                                                                                                   | Min                   | Typ <sup>[7]</sup> | Max  |      |    |
| I <sub>CC</sub>                  | V <sub>CC</sub> の動作時電源電流                               | V <sub>CC</sub> = Max、I <sub>OUT</sub> = 0mA、CMOS レベル                                                                                                                                                                             | f = 22.22MHz (45ns)   | –                  | 29.0 | 36.0 | mA |
|                                  |                                                        |                                                                                                                                                                                                                                   | f = 18.18MHz (55ns)   | –                  | 29.0 | 32.0 | mA |
|                                  |                                                        |                                                                                                                                                                                                                                   | f = 1MHz              | –                  | 7.0  | 9.0  | mA |
| I <sub>SB1</sub> <sup>[10]</sup> | 自動パワー ダウン電流 – CMOS 入力 ; V <sub>CC</sub> = 4.5V ~ 5.5 V | CE <sub>1</sub> ≥ V <sub>CC</sub> – 0.2V または CE <sub>2</sub> ≤ 0.2V、V <sub>IN</sub> ≥ V <sub>CC</sub> – 0.2V、V <sub>IN</sub> ≤ 0.2V、f = f <sub>max</sub> (アドレスおよびデータのみ)、f = 0 (OE、および WE)、V <sub>CC</sub> = V <sub>CC</sub> (max) | –                     | 5.5                | 16.0 | μA   |    |
|                                  | 自動パワー ダウン電流 – CMOS 入力 ; V <sub>CC</sub> = 1.65V ~ 2.2V | f = 0 (OE、および WE)、V <sub>CC</sub> = V <sub>CC</sub> (max)                                                                                                                                                                         | –                     | 7                  | 26.0 | μA   |    |
| I <sub>SB2</sub> <sup>[10]</sup> | 自動パワー ダウン電流 – CMOS 入力 ; V <sub>CC</sub> = 4.5V ~ 5.5 V | CE <sub>1</sub> ≥ V <sub>CC</sub> – 0.2V または CE <sub>2</sub> ≤ 0.2V、V <sub>IN</sub> ≥ V <sub>CC</sub> – 0.2V または V <sub>IN</sub> ≤ 0.2V、f = 0、V <sub>CC</sub> = V <sub>CC</sub> (max)                                             | 25 °C <sup>[11]</sup> | –                  | 5.5  | 6.5  | μA |
|                                  | 40 °C <sup>[11]</sup>                                  | –                                                                                                                                                                                                                                 | 6.3                   | 8.0                |      |      |    |
|                                  | 70 °C <sup>[11]</sup>                                  | –                                                                                                                                                                                                                                 | 8.4                   | 12.0               |      |      |    |
|                                  | 85 °C                                                  | –                                                                                                                                                                                                                                 | 12.0 <sup>[11]</sup>  | 16.0               |      |      |    |
|                                  | 自動パワー ダウン電流 – CMOS 入力 ; V <sub>CC</sub> = 1.65V ~ 2.2V | CE <sub>1</sub> ≥ V <sub>CC</sub> – 0.2V または CE <sub>2</sub> ≤ 0.2V、V <sub>IN</sub> ≥ V <sub>CC</sub> – 0.2V または V <sub>IN</sub> ≤ 0.2V、f = 0、V <sub>CC</sub> = V <sub>CC</sub> (max)                                             | –                     | 7.0                | 26.0 | μA   |    |

注

10. I<sub>SB1</sub>/I<sub>SB2</sub>/I<sub>CCDR</sub> の仕様を満たすために、チップ イネーブル (CE<sub>1</sub> および CE<sub>2</sub>) は CMOS レベルに接続してください。他の入力はフローティング状態のままにできます。  
 11. 25°C、40°C、70°C、および一般的に 85°C で制限される I<sub>SB2</sub> は、設計保証されており、実際には 100% 試験されていません。

## 容量

| パラメーター <sup>[12]</sup> | 説明   | テスト条件                                                                        | Max | 単位 |
|------------------------|------|------------------------------------------------------------------------------|-----|----|
| $C_{IN}$               | 入力容量 | $T_A = 25^\circ\text{C}$ 、 $f = 1\text{MHz}$ 、 $V_{CC} = V_{CC}(\text{typ})$ | 10  | pF |
| $C_{OUT}$              | 出力容量 |                                                                              | 10  | pF |

## 熱抵抗

| パラメーター <sup>[12]</sup> | 説明                | テスト条件                                   | 48 ポール VFB-GA | 単位   |
|------------------------|-------------------|-----------------------------------------|---------------|------|
| $\Theta_{JA}$          | 熱抵抗<br>(接合部から周囲)  | 静止空気、3×4.5 インチで、4 層構造のプリント回路基板<br>に半田付け | 31.50         | °C/W |
| $\Theta_{JC}$          | 熱抵抗<br>(接合部とケース間) |                                         | 15.75         | °C/W |

## AC テストの負荷と波形

図 3. AC テストの負荷と波形



| パラメーター     | 1.8V  | 2.5V  | 3.0V | 5.0V | 単位       |
|------------|-------|-------|------|------|----------|
| R1         | 13500 | 16667 | 1103 | 1800 | $\Omega$ |
| R2         | 10800 | 15385 | 1554 | 990  | $\Omega$ |
| $R_{TH}$   | 6000  | 8000  | 645  | 639  | $\Omega$ |
| $V_{TH}$   | 0.8   | 1.2   | 1.75 | 1.77 | V        |
| $V_{HIGH}$ | 1.8   | 2.5   | 3.0  | 5.0  | V        |

### 注

12. 最初にテストされますが、設計またはプロセスで変更があった後に、これらのパラメーターが影響を受ける場合があります。

## データ保持特性

### 動作範囲

| パラメーター                         | 説明                   | 条件                                                                                                                                                  | Min   | Typ <sup>[13]</sup> | Max  | 単位      |
|--------------------------------|----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|-------|---------------------|------|---------|
| $V_{DR}$                       | データ保持用の $V_{CC}$     |                                                                                                                                                     | 1.0   | —                   | —    | V       |
| $I_{CCDR}$ <sup>[14, 15]</sup> | データ保持電流              | $1.2V \leq V_{CC} \leq 2.2V$ 、<br>$\overline{CE}_1 \geq V_{CC} - 0.2V$ または $CE_2 \leq 0.2V$ 、<br>$V_{IN} \geq V_{CC} - 0.2V$ または $V_{IN} \leq 0.2V$ | —     | 7.0                 | 26.0 | $\mu A$ |
|                                |                      | $4.5V \leq V_{CC} \leq 5.5V$ 、<br>$\overline{CE}_1 \geq V_{CC} - 0.2V$ または $CE_2 \leq 0.2V$ 、<br>$V_{IN} \geq V_{CC} - 0.2V$ または $V_{IN} \leq 0.2V$ | —     | 5.5                 | 16.0 | $\mu A$ |
| $t_{CDR}$ <sup>[16]</sup>      | チップの選択解除からデータ保持までの時間 |                                                                                                                                                     | 0     | —                   | —    | —       |
| $t_R$ <sup>[16, 17]</sup>      | 動作回復時間               |                                                                                                                                                     | 45/55 | —                   | —    | ns      |

## データ保持波形

図 4. データ保持波形



### 注

13. 標準値は単に参考として示しており、保証または検査はされていません。標準値は、 $V_{CC} = 1.8V$  (1.65V-2.2V の  $V_{CC}$  の範囲)、および  $V_{CC} = 5V$  (4.5V-5.5V の  $V_{CC}$  の範囲)、 $T_A = 25^\circ C$  で測定しています。
14.  $I_{SB1}/I_{SB2}/I_{CCDR}$  の仕様を満たすために、チップ イネーブル ( $\overline{CE}_1$  および  $CE_2$ ) は CMOS レベルに接続してください。他の入力はフローティング状態のままにできます。
15.  $I_{CCDR}$  は、デバイスが最初に  $V_{CC}$  (min) に電源投入され、 $V_{DR}$  に下げられた後でのみ保証されます。
16. これらのパラメーターは設計保証です。
17. 完全なデバイス動作には、 $V_{DR}$  から  $V_{CC}$  (min) までのリニア  $V_{CC}$  ランプ  $\geq 100\mu s$  か、または  $V_{CC}$  (min) の安定時間  $> 100\mu s$  であることが必要です。

## スイッチング特性

| パラメーター <sup>[18, 19]</sup>          | 説明                                                                               | 45ns |      | 55ns |      | 単位 |
|-------------------------------------|----------------------------------------------------------------------------------|------|------|------|------|----|
|                                     |                                                                                  | Min  | Max  | Min  | Max  |    |
| <b>読み出しサイクル</b>                     |                                                                                  |      |      |      |      |    |
| $t_{RC}$                            | 読み出しサイクル時間                                                                       | 45.0 | –    | 55.0 | –    | ns |
| $t_{AA}$                            | アドレスからデータ有効まで／アドレスからERR有効まで                                                      | –    | 45.0 | –    | 55.0 | ns |
| $t_{OHA}$                           | アドレス変更からデータホールド／アドレス変更からERRホールド                                                  | 10.0 | –    | 10.0 | –    | ns |
| $t_{ACE}$                           | $\overline{CE}_1$ LOW および $CE_2$ HIGH からデータ有効まで／ $\overline{CE}$ LOW から ERR 有効まで | –    | 45.0 | –    | 55.0 | ns |
| $t_{DOE}$                           | $\overline{OE}$ LOW からデータ有効まで／ $\overline{OE}$ LOW からERR有効まで                     | –    | 22.0 | –    | 25.0 | ns |
| $t_{LZOE}$                          | $\overline{OE}$ LOW から Low Z まで <sup>[19, 20]</sup>                              | 5.0  | –    | 5.0  | –    | ns |
| $t_{HZOE}$                          | $\overline{OE}$ HIGH から High Z まで <sup>[19, 20, 21]</sup>                        | –    | 18.0 | –    | 18.0 | ns |
| $t_{LZCE}$                          | $\overline{CE}_1$ LOW および $CE_2$ HIGH から Low Z まで <sup>[19, 20]</sup>            | 10.0 | –    | 10.0 | –    | ns |
| $t_{HZCE}$                          | $\overline{CE}_1$ HIGH および $CE_2$ LOW から High Z まで <sup>[19, 20, 21]</sup>       | –    | 18.0 | –    | 18.0 | ns |
| $t_{PU}^{[22]}$                     | $\overline{CE}_1$ LOW および $CE_2$ HIGH からパワーアップまで                                 | 0    | –    | 0    | –    | ns |
| $t_{PD}^{[22]}$                     | $\overline{CE}_1$ HIGH および $CE_2$ LOW からパワーダウンまで                                 | –    | 45.0 | –    | 55.0 | ns |
| <b>書き込みサイクル</b> <sup>[23, 24]</sup> |                                                                                  |      |      |      |      |    |
| $t_{WC}$                            | 書き込みサイクル時間                                                                       | 45.0 | –    | 55.0 | –    | ns |
| $t_{SCE}$                           | $\overline{CE}_1$ LOW および $CE_2$ HIGH から書き込み終了まで                                 | 35.0 | –    | 40.0 | –    | ns |
| $t_{AW}$                            | アドレスのセットアップから書き込みの終了までの時間                                                        | 35.0 | –    | 40.0 | –    | ns |
| $t_{HA}$                            | 書き込みの最後からアドレス ホールドまで                                                             | 0    | –    | 0    | –    | ns |
| $t_{SA}$                            | アドレス セットアップから書き込みの開始まで                                                           | 0    | –    | 0    | –    | ns |
| $t_{PWE}$                           | $\overline{WE}$ パルス幅                                                             | 35.0 | –    | 40.0 | –    | ns |
| $t_{SD}$                            | データ セットアップから書き込みの最後まで                                                            | 25.0 | –    | 25.0 | –    | ns |
| $t_{HD}$                            | 書き込みの最後からデータ ホールドまで                                                              | 0    | –    | 0    | –    | ns |
| $t_{HZWE}$                          | $\overline{WE}$ LOW から High Z まで <sup>[19, 20, 21]</sup>                         | –    | 18.0 | –    | 20.0 | ns |
| $t_{LZWE}$                          | $\overline{WE}$ HIGH から Low Z まで <sup>[19, 20]</sup>                             | 10.0 | –    | 10.0 | –    | ns |

### 注

18. テスト条件では、信号遷移時間（立ち上り／立ち下り）が 3ns 以下、1.5V ( $V_{CC} \geq 3V$ ) と  $V_{CC}/2$  ( $V_{CC} < 3V$ ) のタイミング参照レベル、入力パルス レベルが 0V から 3V まで ( $V_{CC} \geq 3V$ ) および 0 から  $V_{CC}$  まで ( $V_{CC} < 3V$ ) を想定しています。特に指定しない限り、読み出しサイクルのためのテスト条件は AC テストの負荷と波形の節に示されている出力負荷を使います。
19. 任意の温度、電圧条件で、どのデバイスでも、 $t_{HZCE}$  が  $t_{LZCE}$  より短く、 $t_{HZOE}$  は  $t_{LZOE}$  より短く、 $t_{HZWE}$  は  $t_{LZWE}$  より短いです。
20. これらのパラメーターに影響を与える可能性のある設計またはプロセスの変更後に、最初にテストされました。
21. 出力が高インピーダンス状態に入ると、 $t_{HZOE}$ 、 $t_{LZCE}$  および  $t_{HZWE}$  の遷移が測定されます。
22. これらのパラメーターは設計によって保証されており、テストされていません。
23. メモリの内部書き込み時間は、 $\overline{WE} = V_{IL}$ 、 $\overline{CE}_1 = V_{IL}$ 、および  $CE_2 = V_{IH}$  のオーバーラップによって定義されます。書き込みを開始するにはすべての信号は ACTIVE (アクティブ) でなければならず、これらの信号のいずれかが INACTIVE (非アクティブ) になると、書き込みが終了します。データ入力セットアップとホールドのタイミングは、書き込みを終了させる信号のエッジを参照してください。
24. 書き込みサイクル 2 (WE 制御、OE LOW) 用の最少の書き込みサイクルパルス幅は、 $t_{HZWE}$  と  $t_{SD}$  の合計に等しいです。

## スイッチング波形

図 5. CY62168G の読み出しサイクル 1 (アドレス遷移制御) [25, 26]



図 6. CY62168GE の読み出しサイクル 1 (アドレス遷移制御) [25, 26]



### 注

25. デバイスは継続して選択されます。 $\overline{OE} = V_{IL}$ 、 $\overline{CE} = V_{IL}$ 。

26.  $\overline{WE}$  は読み出しサイクルの間は HIGH です。

## スイッチング波形 ( 続き )

図 7. 読み出しサイクル 2 ( $\overline{OE}$  制御) [27, 28, 29]



**注**

27.  $\overline{WE}$  は読み出しサイクルの間は HIGH です。
28. すべてのデュアル チップ イネーブル方式のデバイスに対して、 $\overline{CE}$  は  $\overline{CE}_1$  と  $CE_2$  の論理結合です。 $\overline{CE}_1$  が LOW で、 $CE_2$  が HIGH の場合、 $\overline{CE}$  は LOW ;  $\overline{CE}_1$  が HIGH または  $CE_2$  が LOW の場合は  $\overline{CE}$  は HIGH です。
29. アドレスは、 $\overline{CE}$  の LOW 遷移前、または同時に有効です。

## スイッチング波形 ( 続き )

図 8. 書き込みサイクル 1 ( $\overline{WE}$  制御) [30, 31, 32]



### 注

30. すべてのデュアルチップイネーブル方式のデバイスに対して、 $\overline{CE}$  は  $\overline{CE}_1$  と  $CE_2$  の論理結合です。 $\overline{CE}_1$  が LOW で、 $CE_2$  が HIGH の場合、 $\overline{CE}$  は LOW ;  $\overline{CE}_1$  が HIGH または  $CE_2$  が LOW の場合は  $\overline{CE}$  は HIGH です。
31. メモリの内部書き込み時間が  $\overline{WE} = V_{IL}$ 、 $\overline{CE}_1 = V_{IL}$ 、および  $CE_2 = V_{IH}$  のオーバーラップによって定義されます。書き込みを開始するにはすべての信号は ACTIVE (アクティブ) でなければならず、これらの信号のいずれかが INACTIVE (非アクティブ) になると、書き込みが終了します。データ入力セットアップとホールドのタイミングは、書き込みを終了させる信号のエッジを参照してください。
32. もし  $CE = V_{IH}$ 、または  $OE = V_{IH}$  の場合、データ I/O が高インピーダンス状態にあります。
33. この期間中、I/O は出力状態にあります。入力信号を適用しないでください。

## スイッチング波形 ( 続き )

図 9. 書き込みサイクル 2 ( $\overline{WE}$  制御、 $\overline{OE}$  LOW) [34, 35, 36, 37]



図 10. 書き込みサイクル 3 (CE 制御) [34, 35, 36]



### 注

34. すべてのデュアルチップイネーブル方式のデバイスに対して、 $\overline{CE}$  は  $\overline{CE}_1$  と  $\overline{CE}_2$  の論理結合です。 $\overline{CE}_1$  が LOW で、 $CE_2$  が HIGH の場合、 $\overline{CE}$  は LOW ;  $\overline{CE}_1$  が HIGH または  $CE_2$  が LOW の場合は  $CE$  は HIGH です。
35. メモリの内部書き込み時間は  $\overline{WE} = V_{IL}$ 、 $\overline{CE}_1 = V_{IL}$ 、および  $CE_2 = V_{IH}$  のオーバーラップによって定義されます。書き込みを開始するにはすべての信号は ACTIVE (アクティブ) でなければならず、これらの信号のいずれかが INACTIVE (非アクティブ)になると、書き込みが終了します。データ入力セットアップとホールドのタイミングは、書き込みを終了させる信号のエッジを参照してください。
36. もし  $CE = V_{IH}$ 、または  $OE = V_{IH}$  の場合、データ I/O が高インピーダンス状態にあります。
37. 最小の書き込みサイクルパルス幅は、 $t_{HZWE}$  と  $t_{SD}$  の合計に等しいです。
38. この期間中、I/O は出力状態にあります。入力信号を適用しないでください。

### 真理値表 – CY62168G / CY62168GE

| CE <sub>1</sub>   | CE <sub>2</sub>   | WE                | OE                | I/O                                          | モード         | 電源                        |
|-------------------|-------------------|-------------------|-------------------|----------------------------------------------|-------------|---------------------------|
| H                 | X <sup>[39]</sup> | X <sup>[39]</sup> | X <sup>[39]</sup> | High Z                                       | 選択解除／パワーダウン | スタンバイ (I <sub>SB2</sub> ) |
| X <sup>[39]</sup> | L                 | X <sup>[39]</sup> | X <sup>[39]</sup> | High Z                                       | 選択解除／パワーダウン | スタンバイ (I <sub>SB2</sub> ) |
| L                 | H                 | H                 | L                 | データ出力 (I/O <sub>0</sub> ~ I/O <sub>7</sub> ) | 読み出し        | アクティブ (I <sub>CC</sub> )  |
| L                 | H                 | H                 | H                 | High Z                                       | 出力がディスエーブル  | アクティブ (I <sub>CC</sub> )  |
| L                 | H                 | L                 | X                 | データ入力 (I/O <sub>0</sub> ~ I/O <sub>7</sub> ) | 書き込み        | アクティブ (I <sub>CC</sub> )  |

### ERR 出力 – CY62168GE

| 出力 <sup>[40]</sup> | モード                          |
|--------------------|------------------------------|
| 0                  | 読み出し動作、保存データにはシングルビットエラーなし   |
| 1                  | 読み出し動作、シングルビットエラーが検出され、訂正された |
| High Z             | デバイスが選択解除／出力がディスエーブル／書き込み動作  |

#### 注

39. チップ イネーブルに応じた「X」(ドント ケア) 状態は、論理状態 (HIGH または LOW) を意味します。これらのピンでの中間電圧レベルは許可されていません。  
 40. ERR は出力ピンです。使用しない場合、このピンはフローティングのままにしてください。

## 注文情報

| 速度<br>(ns) | 注文コード              | パッケージ<br>図 | パッケージ タイプ (すべて鉛フリー)       | 動作範囲 |
|------------|--------------------|------------|---------------------------|------|
| 55         | CY62168G18-55BVXI  | 51-85150   | 48 ボール VFBGA              | 産業用  |
|            | CY62168G18-55BVXIT |            | 48 ボール VFBGA, テープ アンド リール |      |

## 注文コードの定義



## 外形図

図 11. 48 ポール VFBGA (6×8×1.0mm) パッケージ外形、51-85150



| SYMBOL          | DIMENSIONS |      |      |
|-----------------|------------|------|------|
|                 | MIN.       | NOM. | MAX. |
| A               | -          | -    | 1,00 |
| A1              | 0,16       | -    | -    |
| A2              | -          | -    | 0,81 |
| D               | 9,00       | BSC  |      |
| E               | 6,00       | BSC  |      |
| D1              | 5,26       | BSC  |      |
| E1              | 3,75       | BSC  |      |
| MD              | 8          |      |      |
| ME              | 6          |      |      |
| n               | 48         |      |      |
| $\varnothing b$ | 0,25       | 0,30 | 0,35 |
| eE              | 0,75       | BSC  |      |
| eD              | 0,75       | BSC  |      |
| SD              | 0,375      | BSC  |      |
| SE              | 0,375      | BSC  |      |

### NOTES:

1. DIMENSIONING AND TOLERANCING METHODS PER ASME Y14.5M-2009.
2. ALL DIMENSIONS ARE IN MILLIMETERS.
3. BALL POSITION DESIGNATION PER JEP95, SECTION 3, SPP-020.
4.  $\triangle$  REPRESENTS THE SOLDER BALL GRID PITCH.
5. SYMBOL "MD" IS THE BALL MATRIX SIZE IN THE "D" DIRECTION.  
SYMBOL "ME" IS THE BALL MATRIX SIZE IN THE "E" DIRECTION.  
n IS THE NUMBER OF POPULATED SOLDER BALL POSITIONS FOR MATRIX SIZE MD X ME.
6.  $\triangle$  DIMENSION "b" IS MEASURED AT THE MAXIMUM BALL DIAMETER IN A PLANE PARALLEL TO DATUM C.
7.  $\triangle$  "SD" AND "SE" ARE MEASURED WITH RESPECT TO DATUMS A AND B AND DEFINE THE POSITION OF THE CENTER SOLDER BALL IN THE OUTER ROW.  
WHEN THERE IS AN ODD NUMBER OF SOLDER BALLS IN THE OUTER ROW,  
"SD" OR "SE" = 0.  
WHEN THERE IS AN EVEN NUMBER OF SOLDER BALLS IN THE OUTER ROW,  
"SD" = eD/2 AND "SE" = eE/2.
8.  $\triangle$  INDICATES THE THEORETICAL CENTER OF DEPOPULATED BALLS.
9.  $\triangle$  A1 CORNER TO BE IDENTIFIED BY CHAMFER, LASER OR INK MARK METALIZED MARK, INDENTATION OR OTHER MEANS.

51-85150 \*|

**略語**

| 略語    | 説明                                                           |
|-------|--------------------------------------------------------------|
| CE    | Chip Enable ( チップ イネーブル )                                    |
| CMOS  | Complementary Metal Oxide Semiconductor<br>( 相補型金属酸化膜半導体 )   |
| I/O   | Input/Output ( 入力／出力 )                                       |
| OE    | Output Enable ( 出力イネーブル )                                    |
| SRAM  | Static Random Access Memory<br>( スタティック ランダム アクセス メモリ )      |
| VFBGA | Very Fine-Pitch Ball Grid Array<br>( 超ファインピッチ ボール グリッド アレイ ) |
| WE    | Write Enable ( 書き込みイネーブル )                                   |

**本書の表記法**
**測定単位**

| 記号  | 測定単位     |
|-----|----------|
| °C  | 摂氏温度     |
| MHz | メガヘルツ    |
| µA  | マイクロアンペア |
| µs  | マイクロ秒    |
| mA  | ミリアンペア   |
| mm  | ミリメートル   |
| ns  | ナノ秒      |
| Ω   | オーム      |
| %   | パーセント    |
| pF  | ピコファラド   |
| V   | ボルト      |
| W   | ワット      |

## 改訂履歴

文書名 : CY62168G/CY62168GE MoBL、エラー訂正コード (ECC) 付 16M ビット (2M ワード x 8 ビット) スタティック RAM  
文書番号 : 001-92164

| 版  | ECN 番号  | 発行日        | 変更内容                                           |
|----|---------|------------|------------------------------------------------|
| ** | 4347371 | 4/15/2014  | これは英語版 001-84771 Rev. *B を翻訳した日本語版 Rev. ** です。 |
| *A | 4473483 | 08/11/2014 | これは英語版 001-84771 Rev. *D を翻訳した日本語版 Rev. *A です。 |
| *B | 6719871 | 10/31/2019 | これは英語版 001-84771 Rev. *J を翻訳した日本語版 Rev. *B です。 |
| *C | 6937002 | 08/07/2020 | これは英語版 001-84771 Rev. *K を翻訳した日本語版 Rev. *C です。 |

## セールス、ソリューションおよび法律情報

### ワールドワイドな販売と設計サポート

サイプレスは、事業所、ソリューションセンター、メーカー代理店、および販売代理店の世界的なネットワークを保持しています。お客様の最寄りのオフィスについては、[サイプレスのロケーションページ](#)をご覧ください。

#### 製品

Arm® Cortex® Microcontrollers

[cypress.com/arm](http://cypress.com/arm)

車載用

[cypress.com/automotive](http://cypress.com/automotive)

クロック & バッファ

[cypress.com/clocks](http://cypress.com/clocks)

インターフェース

[cypress.com/interface](http://cypress.com/interface)

IoT (モノのインターネット)

[cypress.com/iot](http://cypress.com/iot)

メモリ

[cypress.com/memory](http://cypress.com/memory)

マイクロコントローラ

[cypress.com/mcu](http://cypress.com/mcu)

PSoC

[cypress.com/psoc](http://cypress.com/psoc)

電源用 IC

[cypress.com/pmic](http://cypress.com/pmic)

タッチ センシング

[cypress.com/touch](http://cypress.com/touch)

USB コントローラー

[cypress.com/usb](http://cypress.com/usb)

ワイヤレス

[cypress.com/wireless](http://cypress.com/wireless)

#### PSoC® ソリューション

[PSoC 1](#) | [PSoC 3](#) | [PSoC 4](#) | [PSoC 5LP](#) | [PSoC 6 MCU](#)

#### サイプレス開発者コミュニティ

[コミュニティ](#) | [サンプルコード](#) | [Projects](#) | [ビデオ](#) | [ブログ](#) | [トレーニング](#) | [Components](#)

#### テクニカル サポート

[cypress.com/support](http://cypress.com/support)

© Cypress Semiconductor Corporation, 2012-2020. 本書面は、Cypress Semiconductor Corporation 及び Spansion LLC を含むその子会社（以下「Cypress」という。）に帰属する財産である。本書面（本書面に含まれ又は言及されているあらゆるソフトウェア若しくはファームウェア（以下「本ソフトウェア」という。）を含む）は、アメリカ合衆国及び世界のその他の国における知的財産法令及び条約に基づき Cypress が所有する。Cypress はこれらの法令及び条約に基づく全ての権利を留保し、本段落で特に記載されているものを除き、その特許権、著作権、商標権又はその他の知的財産権のライセンスを一切許諾しない。本ソフトウェアにライセンス契約書が伴っておらず、かつ Cypress との間で別途本ソフトウェアの使用方法を定める書面による合意がない場合、Cypress は、(1) 本ソフトウェアの著作権に基づき、(a) ソースコード形式で提供されている本ソフトウェアについて、Cypress ハードウェア製品と共に用いるためにのみ、かつ組織内部でのみ、本ソフトウェアの修正及び複製を行うこと、並びに (b) Cypress のハードウェア製品ユニットに用いるためにのみ、（直接又は再販売者及び販売代理店を介して間接のいずれかで）本ソフトウェアをバイナリーコード形式で外部エンドユーザーに配布すること、並びに (2) 本ソフトウェア（Cypress により提供され、修正がなされていないもの）が抵触する Cypress の特許権のクレームに基づき、Cypress ハードウェア製品と共に用いるためにのみ、本ソフトウェアの作成、利用、配布及び輸入を行うことについての非独占的で譲渡不能な一身専属のライセンス（サプライセンスの権利を除く）を付与する。本ソフトウェアのその他の使用、複製、修正、変換又はコンパイルを禁止する。

適用される法律により許される範囲内で、Cypress は、本書面又はいかなる本ソフトウェア若しくはこれに伴うハードウェアに關しても、明示又は默示をとわず、いかなる保証（商品性及び特定の目的への適合性の默示の保証を含むがこれらに限られない）も行わない。いかなるコンピューティングデバイスも絶対に安全ということはない。従って、Cypress のハードウェアまたはソフトウェア製品に講じられたセキュリティ対策にもかかわらず、Cypress は、Cypress 製品への権限のないアクセスまたは使用といったセキュリティ違反から生じる一切の責任を負わない。加えて、本書面に記載された製品には、エラッタと呼ばれる設計上の欠陥またはエラーが含まれている可能性があり、公表された仕様とは異なる動作をする場合がある。適用される法律により許される範囲内で、Cypress は、別途通知することなく、本書面を変更する権利を留保する。Cypress は、本書面に記載のある、いかなる製品若しくは回路の適用又は使用から生じる一切の責任を負わない。本書面で提供されたあらゆる情報（あらゆるサンプルデザイン情報又はプログラムコードを含む）は、参照目的のためのみに提供されたものである。この情報で構成するあらゆるアプリケーション及びその結果としてのあらゆる製品の機能性及び安全性を適切に設計、プログラム、かつテストすることは、本書面のユーザーの責任において行われるものとする。Cypress 製品は、兵器、兵器システム、原子力施設、生命維持装置若しくは生命維持システム、蘇生用の設備及び外科的移植を含むその他の医療機器若しくは医療システム、汚染管理若しくは有害物質管理の運用のために設計され若しくは意図されたシステムの重要な構成部分としての使用、又は装置若しくはシステムの不具合が人身傷害、死亡若しくは物的損害を生じさせるようなその他の使用（以下「本目的外使用」という。）のためには設計、意図又は承認されていない。重要な構成部分とは、それの不具合が装置若しくはシステムの不具合を生じさせるか又はその安全性若しくは実効性に影響すると合理的に予想できるような装置若しくはシステムのあらゆる構成部分をいう。Cypress 製品のあらゆる本目的外使用から生じ、若しくは本目的外使用に関連するいかなる請求、損害又はその他の責任についても、Cypress はその全部又は一部をとわざ一切の責任を負わず。かつ Cypress はそれから本書面により免除される。Cypress は Cypress 製品の本目的外使用から生じ又は本目的外使用に関連するあらゆる請求、費用、損害及びその他の責任（人身傷害又は死亡に基づく請求を含む）から責務不負担される。

Cypress、Cypressのロゴ、Spansion、Spansionのロゴ及びこれらの組み合わせ、WICED、PSoC、CapSense、EZ-USB、F-RAM、及びTraveoは、米国及びその他の国における Cypress の商標又は登録商標である。Cypress のより完全な商標のリストは、[cypress.com](http://cypress.com) を参照すること。その他の名称及びブランドは、それぞれの権利者の財産として権利主張がなされている可能性がある。