

## 特長

- アクセス時間 : 35ns
- 32K × 8 の内部構成
- 小容量コンデンサのみを使用した電源切断時のハンドオフ自動 STORE
- QuantumTrap 不揮発性要素への STORE 処理はソフトウェア、デバイスピン、または電源切断時の AutoStore により開始
- SRAMへのRECALL処理はソフトウェアまたは電源投入により開始
- 回数に制限のない読み出し、書き込み、RECALL サイクル
- QuantumTrap に対する 100 万回の STORE サイクル
- 20 年のデータ保持期間
- コア  $V_{CC}$  = 3.0V ~ 3.6V ; I/O  $V_{CCQ}$  = 1.65V ~ 1.95V
- 産業用温度範囲
- 48 ボール ファイン ピッチ ポール グリッド アレイ (FBGA) パッケージ
- 鉛フリーおよび特定有害物質使用制限 (RoHS) に準拠

## 論理ブロック図



## 目次

|                              |    |                                  |    |
|------------------------------|----|----------------------------------|----|
| ピン配置 .....                   | 3  | スイッチング波形 .....                   | 11 |
| ピンの定義 .....                  | 3  | AutoStore ／電源投入 RECALL .....     | 13 |
| デバイスの動作 .....                | 4  | スイッチング波形 .....                   | 14 |
| SRAM 読み出し .....              | 4  | ソフトウェア制御 STORE/RECALL サイクル ..... | 15 |
| SRAM 書き込み .....              | 4  | スイッチング波形 .....                   | 15 |
| AutoStore 処理 .....           | 4  | ハードウェア STORE サイクル .....          | 16 |
| ハードウェア STORE 処理 .....        | 4  | スイッチング波形 .....                   | 16 |
| ハードウェア RECALL ( 電源投入 ) ..... | 5  | SRAM 真理値表 .....                  | 17 |
| ソフトウェア STORE .....           | 5  | 注文情報 .....                       | 18 |
| ソフトウェア RECALL .....          | 5  | 注文コードの定義 .....                   | 18 |
| AutoStore の防止 .....          | 6  | パッケージ図 .....                     | 19 |
| データ保護 .....                  | 6  | 略語 .....                         | 20 |
| 最大定格 .....                   | 7  | 本書の表記法 .....                     | 20 |
| 動作範囲 .....                   | 7  | 測定単位 .....                       | 20 |
| DC 電気的特性 .....               | 7  | 変更履歴 .....                       | 21 |
| データ保持期間およびアクセス可能回数 .....     | 8  | セールス、ソリューションおよび法律情報 .....        | 22 |
| 静電容量 .....                   | 8  | ワールドワイドな販売と設計サポート .....          | 22 |
| 熱抵抗 .....                    | 8  | 製品 .....                         | 22 |
| AC テスト負荷 .....               | 9  | PSoC ソリューション .....               | 22 |
| AC テスト条件 .....               | 9  |                                  |    |
| AC スイッチング特性 .....            | 10 |                                  |    |
| SRAM 読み出しサイクル .....          | 10 |                                  |    |
| SRAM 書き込みサイクル .....          | 10 |                                  |    |

## ピン配置

図 1. 48 ポール FBGA ( $6 \times 10 \times 1.2\text{mm}$ ) のピン配置



## ピンの定義

| ピン名                     | I/O タイプ | 説明                                                                                                                                                                                                                                            |
|-------------------------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| $A_0 \sim A_{14}$       | 入力      | アドレス入力 : nvSRAM の 32,768 バイトから 1 つを選択するのに使用。                                                                                                                                                                                                  |
| $DQ_0 \sim DQ_7$        | 入力／出力   | 双方向データ I/O ライン。動作に応じて入力または出力ラインとして使用                                                                                                                                                                                                          |
| $\overline{\text{WE}}$  | 入力      | 書き込みイネーブル入力、アクティブ LOW。チップが有効である時、 $\overline{\text{WE}}$ が LOW になると、I/O ピンのデータが特定のアドレス位置に書き込まれる                                                                                                                                               |
| $\overline{\text{CE}}$  | 入力      | チップイネーブル入力、アクティブ LOW。LOW の場合は、チップを選択する。HIGH の場合は、チップの選択を解除                                                                                                                                                                                    |
| $\overline{\text{OE}}$  | 入力      | 出力イネーブル、アクティブ LOW。アクティブ LOW $\overline{\text{OE}}$ 入力は、読み出しサイクル中にデータ出力バッファを有効にする。OE HIGH がデアサートの時、I/O ピンはトライステート                                                                                                                              |
| $V_{SS}$                | グランド    | デバイス用のグランド。システムのグランドに接続する必要がある                                                                                                                                                                                                                |
| $V_{CC}$                | 電源供給    | デバイスコアの電源入力                                                                                                                                                                                                                                   |
| $V_{CCQ}$               | 電源供給    | デバイスの入出力用の電源入力                                                                                                                                                                                                                                |
| $\overline{\text{HSB}}$ | 入力／出力   | ハードウェア STORE ビジー ( $\overline{\text{HSB}}$ )。この出力は LOW である時にハードウェア STORE が進行中であることを示す。外部で LOW にする場合、不揮発性 STORE 処理を開始する。ハードウェアおよびソフトウェア STORE 処理の後、HSB は HIGH 出力標準電流で短時間 ( $t_{HHD}$ ) HIGH 駆動され、その後内部プルアップ抵抗で HIGH 状態を継続 (外部プルアップ抵抗接続はオプション)。 |
| $V_{CAP}$               | 電源供給    | AutoStore コンデンサ。SRAM から不揮発性素子にデータを格納するため、電力損失時に nvSRAM へ電源を供給                                                                                                                                                                                 |
| NC                      | 未接続     | 未接続。このピンはダイに接続されていない。                                                                                                                                                                                                                         |

## デバイスの動作

CY14V256LAnvSRAM は、同じ物理セル内で対になった 2 個の機能コンポーネントで構成されています。それらは SRAM メモリ セルおよび不揮発性 QuantumTrap セルです。SRAM メモリ セルは標準の高速スタティック RAM として動作します。SRAM 内のデータは不揮発性セルに転送される (STORE 处理)、または不揮発性セルから SRAM に転送されます (RECALL 处理)。この独特的なアーキテクチャを使って、全てのセルは並行してストアされリコールされます。STORE 处理と RECALL 处理中、SRAM の読み出しと書き込み処理は禁止されています。CY14V256LA は一般的な SRAM と同様に、回数無制限の読み出しと書き込みに対応しています。さらに、不揮発性セルから回数無制限の RECALL 处理および最大 100 万回までの STORE 处理が可能です。読み出しモードと書き込みモードの詳細については、[17 ページの SRAM 真理値表](#) を参照してください。

### SRAM 読み出し

CY14V256LA は、 $\overline{CE}$  と  $\overline{OE}$  が LOW、 $\overline{WE}$  と  $\overline{HSB}$  が HIGH の場合、読み出しサイクルを実行します。ピン  $A_0 \sim A_{14}$  で指定されたアドレスは、32,768 データ バイトの内、どれにアクセスするかを決定します。アドレス遷移によって読み出しが開始された場合、出力は  $t_{AA}$  (読み出しサイクル 1) の遅延後に有効になります。 $CE$  または  $OE$  によって読み出しが開始された場合、出力は  $t_{ACE}$  と  $t_{DOE}$  のどちらか遅い方 (読み出しサイクル 2) の終了時点で有効になります。データ出力は、任意の制御入力ピンでの変化を必要としないで  $t_{AA}$  アクセス時間内に、繰り返しアドレス変更に応答します。これは、別のアドレス変更が発生するか、または  $CE$  か  $OE$  が HIGH になるか、あるいは  $WE$  か  $HSB$  が LOW になるまで有効な状態が続きます。

### SRAM 書き込み

書き込みサイクルは、 $\overline{CE}$  と  $\overline{WE}$  が LOW、 $\overline{HSB}$  が HIGH の時に実行されます。アドレス入力が安定な状態になってから書き込みサイクルに入らなければいけません。また、サイクルの終わりに  $CE$  か  $WE$  が HIGH になるまで安定な状態を保つ必要があります。WE で制御する書き込み終了前に、または  $CE$  で制御する書き込み終了前にデータが  $t_{SD}$  の間に有効であれば、共通 I/O ピンである  $DQ_0 \sim DQ_7$  のデータはメモリに書き込まれます。共通 I/O ラインでのデータバスの競合を避けるために、書き込みサイクル中は終始  $OE$  を HIGH に維持してください。 $OE$  が LOW のままであると、 $WE$  が LOW になった後に内部回路は  $t_{HZWE}$  の間出力バッファを停止します。

### AutoStore 处理

CY14V256LA は、次の 3 つの STORE 効果のいずれかを使って nvSRAM にデータを格納します：HSB によって有効にされたハードウェア STORE；アドレスのシーケンスによって有効にされたソフトウェア STORE；デバイスの電源切断時の AutoStore。AutoStore 处理は QuantumTrap 技術固有の機能であり、CY14V256LA の初期設定では有効になっています。

通常動作中、デバイスは、 $V_{CAP}$  ピンに接続されたコンデンサを充電するのに  $V_{CC}$  から電流を引き込みます。充電された電荷はチップが一回 STORE 处理を実行するのに使用されます。 $V_{CC}$  ピンの電圧が  $V_{SWITCH}$  を下回ると、デバイスは  $V_{CC}$  と  $V_{CAP}$  ピンの接続を自動的に切れます。STORE 处理は、 $V_{CAP}$  コンデンサから供給される電力で起動されます。

**注：**コンデンサが  $V_{CAP}$  ピンに接続されていない場合、[6 ページの AutoStore の防止](#) に指定したソフト シーケンスを使って AutoStore を無効にする必要があります。 $V_{CAP}$  ピンに接続したコンデンサなしで AutoStore が有効にされる場合、デバイスは

STORE 处理を完了するための電荷が足りないまま AutoStore 处理を実行しようとします。これにより、nvSRAM 内に格納されたデータが破損されます。

図 2 は、AutoStore 处理向けのストレージ コンデンサ ( $V_{CAP}$ ) の適切な接続方法を示します。 $V_{CAP}$  の容量については、[7 ページの DC 電気的特性](#) を参照してください。 $V_{CAP}$  ピンの電圧は、内蔵レギュレータによって  $V_{CC}$  に送られます。電源投入時にアクティブにならないようにするために、 $WE$  をプルアップ抵抗に接続します。このプルアップ抵抗は、電源投入時に  $WE$  信号がトライステート状態にある場合にのみ有効です。多くの MPU が電源投入時にそれらの制御をトライステートします。プルアップ抵抗を使用する場合には確認してください。nvSRAM が電源投入時の RECALL から復帰する時、MPU がアクティブであるか、MPU のリセットが終了するまで  $WE$  をアクティブでない状態に保つ必要があります。

不要な不揮発性のストアを避けるために、一番最後の STORE または RECALL サイクルが実行されてから少なくとも 1 回の書き込み処理が行われない場合は、AutoStore およびハードウェア STORE 处理が無視されます。ソフトウェアにより起動された STORE サイクルは、書き込み処理が行われたかどうかに関係なく実行されます。HSB 信号は、AutoStore サイクルが処理中かどうかを検出するためにシステムによって監視されています。

図 2. AutoStore モード



### ハードウェア STORE 处理

CY14V256LA には、STORE 处理を制御し応答するための HSB ピンがあります。HSB ピンは、ハードウェア STORE サイクルの要求に使用してください。HSB ピンが LOW に駆動されると、CY14V256LA は  $t_{DELAY}$  後に条件に従って STORE 处理を開始します。実際の STORE サイクルは、最後の STORE または RECALL サイクル以降、SRAM への書き込みが実行された場合にのみ開始します。HSB ピンは、STORE 处理（任意の手段で開始）中にはビギー状態を示すために内部で LOW に駆動されるオープンドレイン ドライバ（チップ内部に  $100\text{k}\Omega$  の弱いプルアップ抵抗）としても動作します。

**注：**ハードウェアおよびソフトウェア STORE 处理の後、HSB は標準出力 HIGH 電流で短時間 ( $t_{HHD}$ ) HIGH に駆動され、その後  $100\text{k}\Omega$  の内部プルアップ抵抗により HIGH 状態を継続します。

SRAM書き込み処理は HSB が LOW にされた時に実行中であれば、STORE 処理が開始される前に  $t_{DELAY}$  以内に終了します。しかし、HSB が LOW になった後に要求された SRAM 書き込みサイクルは、HSB が HIGH に戻るまで禁止されます。書き込みラッチがセットされていない場合、HSB は CY14V256LA によって LOW に駆動されません。しかしすべての SRAM 読み出しと書き込みサイクルは、MPU または他の外部ソースにより HSB が HIGH に戻るまで禁止されます。

STORE 処理中には、開始された方法にかかわらず、CY14V256LA は HSB ピンを LOW に駆動し続け、STORE 処理が完了した時のみ解除します。STORE 処理が完了すると、HSB ピンが HIGH 状態に戻った後に nvSRAM メモリアクセスは  $t_{LZHSB}$  間禁止されます。HSB ピンは使用しない場合、開放してください。

### ハードウェア RECALL (電源投入)

電源投入時または低電圧状態 ( $V_{CC} < V_{SWITCH}$ ) の後は、内部の RECALL 要求がラッチされます。 $V_{CC}$  が再度  $V_{SWITCH}$  の検知電圧を超えた場合、RECALL サイクルが自動的に開始され、完了するのに  $t_{HRECALL}$  を要します。この間、HSB は HSB ドライバーによって LOW に駆動されます。

### ソフトウェア STORE

データは、ソフトウェア アドレス シーケンスによって SRAM から不揮発性メモリに転送されます。CY14V256LA のソフトウェア STORE サイクルは、 $\overline{CE}$  または  $\overline{OE}$  に制御された読み出し処理を、6 つの特定のアドレスから正しい順番で実行することにより開始されます。STORE サイクルの間、まず前の不揮発性データが消去されながら、不揮発性素子がプログラムされます。STORE サイクルが開始されると、それ以降の入出力は STORE サイクルが完了するまで無効になります。

特定のアドレスからの READ のシーケンスが STORE の開始に使われるため、シーケンス内で他の読み書きアクセスが干渉しないことが重要です。そうしないと、シーケンスがアボートされ、STORE や RECALL が実行されません。

ソフトウェア STORE サイクルを開始するために、次の読み出しシーケンスを実行してください。

表 1. モード選択

| $\overline{CE}$ | $\overline{WE}$ | $\overline{OE}$ | $A_{14}-A_0^{[1]}$                                       | モード                                                                                | I/O                                                | 電源        |
|-----------------|-----------------|-----------------|----------------------------------------------------------|------------------------------------------------------------------------------------|----------------------------------------------------|-----------|
| H               | X               | X               | X                                                        | 未選択                                                                                | 出力 High Z                                          | スタンバイ     |
| L               | H               | L               | X                                                        | SRAM 読み出し                                                                          | 出力データ                                              | アクティブ     |
| L               | L               | X               | X                                                        | SRAM 書き込み                                                                          | 入力データ                                              | アクティブ     |
| L               | H               | L               | 0x0E38<br>0x31C7<br>0x03E0<br>0x3C1F<br>0x303F<br>0x0B45 | SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>AutoStore ディスエーブル | 出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ | アクティブ [2] |

### 注

1. CY14V256LA に 15 本のアドレス線がありますが、その内 13 本のアドレス線 ( $A_{14} \sim A_2$ ) のみがソフトウェア モードの制御に使われます。残りのアドレス線は「ドントケア」です。
2. 6 つの連続アドレス位置は指定された順番でなければなりません。 $\overline{WE}$  は不揮発性サイクルを可能にするため、すべての 6 つのサイクル中は HIGH でなければなりません。

**表 1. モード選択 ( 続き )**

| <b>CE</b> | <b>WE</b> | <b>OE</b> | <b>A<sub>14</sub>-A<sub>0</sub><sup>[1]</sup></b>        | <b>モード</b>                                                                                    | <b>I/O</b>                                                      | <b>電源</b>                |
|-----------|-----------|-----------|----------------------------------------------------------|-----------------------------------------------------------------------------------------------|-----------------------------------------------------------------|--------------------------|
| L         | H         | L         | 0x0E38<br>0x31C7<br>0x03E0<br>0x3C1F<br>0x303F<br>0x0B46 | SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>AutoStore イネーブル | 出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ     | アクティブ <sup>[3]</sup>     |
| L         | H         | L         | 0x0E38<br>0x31C7<br>0x03E0<br>0x3C1F<br>0x303F<br>0x0FC0 | SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>不揮発性 STORE      | 出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力 High Z | アクティブ<br>$I_{CC2}^{[3]}$ |
| L         | H         | L         | 0x0E38<br>0x31C7<br>0x03E0<br>0x3C1F<br>0x303F<br>0x0C63 | SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>SRAM 読み出し<br>不揮発性 RECALL     | 出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力データ<br>出力 High Z | アクティブ <sup>[3]</sup>     |

### AutoStore の防止

AutoStore 機能は AutoStore ディスエーブル シーケンスを開始することで無効にされます。読み出し処理のシーケンスは、ソフトウェア STORE の開始と同様の方法で実行されます。AutoStore ディスエーブル シーケンスを開始するために、CE に制御された読み出し処理を以下の順番で実行してください。

1. アドレス 0xE38 の読み出し、有効な READ
2. アドレス 0x31C7 の読み出し、有効な READ
3. アドレス 0x03E0 の読み出し、有効な READ
4. アドレス 0x3C1F の読み出し、有効な READ
5. アドレス 0x303F の読み出し、有効な READ
6. アドレス 0xB45 の読み出し、AutoStore を無効

AutoStore は、AutoStore イネーブル シーケンスを開始することによって再度有効になります。読み出し処理のシーケンスは、ソフトウェア RECALL の開始と同様の方法で実行されます。AutoStore イネーブル シーケンスを開始するために、CE に制御された読み出し処理を以下の順番で実行してください。

1. アドレス 0xE38 の読み出し、有効な READ
2. アドレス 0x31C7 の読み出し、有効な READ
3. アドレス 0x03E0 の読み出し、有効な READ
4. アドレス 0x3C1F の読み出し、有効な READ
5. アドレス 0x303F の読み出し、有効な READ
6. アドレス 0xB46 の読み出し、AutoStore の有効化

AutoStore 機能が無効化または再度有効化された場合、手作業による STORE 処理（ハードウェアまたはソフトウェア）を発行して、その後の電源切断サイクルの間、AutoStore 状態を保存する必要があります。工場出荷時 AutoStore は有効になっており、全てのセルに 0x00 と書き込まれています。

### データ保護

CY14V256LA は、外部から実行された STORE および書き込み処理をすべて禁止することで、低電圧状態の間に破損からデータを保護します。低電圧状態は、 $V_{CC} < V_{SWITCH}$  の場合に検知されます。電源投入時に CY14V256LA が書き込みモードにある（CE と WE の両方が LOW）場合、RECALL または STORE の後、 $t_{ZHSB}$  (HSB から出力有効までの時間) が経過すると SRAM が有効になるまで書き込みは禁止されます。 $V_{CCQ} < V_{IODIS}$ 、I/O が無効の場合 (STORE が実行されません)。これは  $V_{CCQ}$  電源の電圧低下状態の間に不注意による書き込みを保護します。

**注**

3. 6つの連続アドレス位置は指定された順番でなければなりません。WE は不揮発性サイクルを可能にするため、全ての 6 つのサイクル中は HIGH でなければなりません。

## 最大定格

最大定格を超えるとデバイスの寿命が短くなる可能性があります。これらのユーザー ガイドラインはテストされていません。

保存温度 ..... -65°C ~ +150°C

最大累積保存時間 :

周囲温度 150°C ..... 1000 時間

周囲温度 85°C ..... 20 年

最大接合部温度 ..... 150°C

$V_{SS}$  を基準とした  $V_{CC}$  の電源電圧 ..... -0.5V ~ 4.1V

$V_{SS}$  を基準とした  $V_{CCQ}$  の電源電圧 ..... -0.5V ~ 2.45V

High-Z 状態の出力に印加される電圧

..... -0.5V ~  $V_{CCQ} + 0.5V$

入力電圧 ..... -0.5V ~  $V_{CCQ} + 0.5V$

任意のピンからグランド電位への過渡電圧 (20ns 以下) ..... -2.0V ~  $V_{CCQ} + 2.0V$

パッケージ許容電力損失 ( $T_A = 25^\circ C$ ) ..... 1.0W

表面実装のハンダ付け温度 (3 秒) ..... +260°C

DC 出力電流 (一度に 1 出力、1 秒間) ..... 15mA

静電放電時の電圧

(MIL-STD-883、メソッド 3015 による) ..... > 2001V

ラッチアップ電流 ..... > 140mA

## 動作範囲

| 範囲  | 周囲温度          | $V_{CC}$    | $V_{CCQ}$     |
|-----|---------------|-------------|---------------|
| 産業用 | -40°C ~ +85°C | 3.0V ~ 3.6V | 1.65V ~ 1.95V |

## DC 電気的特性

### 動作範囲において

| パラメーター         | 説明                                                                              | テスト条件                                                                                                                                                 | Min  | Typ <sup>[4]</sup> | Max  | 単位      |
|----------------|---------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|------|--------------------|------|---------|
| $V_{CC}$       | 電源電圧                                                                            |                                                                                                                                                       | 3.0  | 3.3                | 3.6  | V       |
| $V_{CCQ}$      |                                                                                 |                                                                                                                                                       | 1.65 | 1.8                | 1.95 | V       |
| $I_{CC1}$      | 平均 $V_{CC}$ 電流                                                                  | $t_{RC} = 35\text{ns}$<br>出力負荷なしで得られた値<br>( $I_{OUT} = 0\text{mA}$ )                                                                                  | -    | -                  | 60   | mA      |
| $I_{CCQ1}$     | 平均 $V_{CCQ}$ 電流                                                                 |                                                                                                                                                       | -    | -                  | 20   | mA      |
| $I_{CC2}$      | STORE 中の平均 $V_{CC}$ 電流                                                          | すべての入力は「ドント ケア」、<br>$V_{CC} = \text{Max}$<br>$t_{STORE}$ 期間の平均電流                                                                                      | -    | -                  | 10   | mA      |
| $I_{CC3}$      | $t_{RC} = 200\text{ns}$ 時の平均 $V_{CC}$ 電流、<br>$V_{CC(\text{Typ})}, 25^\circ C$   | 全ての入力は CMOS レベルで動作。<br>出力負荷なしで得られた値<br>( $I_{OUT} = 0\text{mA}$ )                                                                                     | -    | 35                 | -    | mA      |
| $I_{CCQ3}$     | $t_{RC} = 200\text{ns}$ 時の平均 $V_{CCQ}$ 電流、<br>$V_{CCQ(\text{Typ})}, 25^\circ C$ |                                                                                                                                                       | -    | 5                  | -    | mA      |
| $I_{CC4}$      | AutoStore サイクル中の平均 $V_{CAP}$ 電流                                                 | すべての入力は「ドント ケア」。<br>$t_{STORE}$ 期間の平均電流                                                                                                               | -    | -                  | 8    | mA      |
| $I_{SB}$       | $V_{CC}$ スタンバイ電流                                                                | $\bar{CE} \geq (V_{CCQ} - 0.2V)$ 。<br>$V_{IN} \leq 0.2V$ または $\geq (V_{CCQ} - 0.2V)$ 。<br>不揮発性のサイクルが完了した後のスタンバイ電流レベル。<br>入力はスタティック。 $f = 0\text{MHz}$ | -    | -                  | 8    | mA      |
| $I_{IX}^{[5]}$ | 入力リード電流 (HSB 以外)                                                                | $V_{CCQ} = \text{Max}$ 、 $V_{SS} \leq V_{IN} \leq V_{CCQ}$                                                                                            | -1   | -                  | +1   | $\mu A$ |
|                | 入力リード電流 (HSB)                                                                   | $V_{CCQ} = \text{Max}$ 、 $V_{SS} \leq V_{IN} \leq V_{CCQ}$                                                                                            | -100 | -                  | +1   | $\mu A$ |

### 注

4. 標準値は  $25^\circ C$ 、 $V_{CC} = V_{CC(\text{Typ})}$ 、および  $V_{CCQ} = V_{CCQ(\text{Typ})}$  でのものです。100% のテストは行われていません。

5.  $V_{OH}$  が  $1.07V$  の時、アクティブ HIGH と LOW 両方のドライバーが無効になると、HSB ピンの  $I_{OUT}$  が  $-4\mu A$  となります。それらのドライバーが有効になっている時、標準の  $V_{OH}$  と  $V_{OL}$  が有効になります。このパラメーターは特性付けされていますが、テストされていません。

## DC 電気的特性 ( 続き )

動作範囲において

| パラメーター                              | 説明                                   | テスト条件                                                                                                                                   | Min                     | Typ <sup>[4]</sup> | Max                    | 単位 |
|-------------------------------------|--------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|-------------------------|--------------------|------------------------|----|
| I <sub>OZ</sub>                     | オフ状態の出カリーク電流                         | V <sub>CCQ</sub> = Max、V <sub>SS</sub> ≤ V <sub>OUT</sub> ≤ V <sub>CCQ</sub> 、<br>CE または OE ≥ V <sub>IH</sub> あるいは WE ≤ V <sub>IL</sub> | -1                      | -                  | +1                     | μA |
| V <sub>IH</sub>                     | 入力 HIGH 電圧                           | -                                                                                                                                       | 0.7 × V <sub>CCQ</sub>  | -                  | V <sub>CCQ</sub> + 0.3 | V  |
| V <sub>IL</sub>                     | 入力 LOW 電圧                            | -                                                                                                                                       | -0.3                    | -                  | 0.3 × V <sub>CCQ</sub> | V  |
| V <sub>OH</sub>                     | 出力 HIGH 電圧                           | I <sub>OUT</sub> = -1mA                                                                                                                 | V <sub>CCQ</sub> - 0.45 | -                  | -                      | V  |
| V <sub>OL</sub>                     | 出力 LOW 電圧                            | I <sub>OUT</sub> = 2mA                                                                                                                  | -                       | -                  | 0.45                   | V  |
| V <sub>CAP</sub> <sup>[6]</sup>     | ストレージ コンデンサ                          | V <sub>CAP</sub> ピンと V <sub>SS</sub> ピン間、5V 定格                                                                                          | 61                      | 68                 | 180                    | μF |
| V <sub>VCAP</sub> <sup>[7, 8]</sup> | デバイスで V <sub>CAP</sub> ピン上に駆動された最大電圧 | V <sub>CC</sub> = Max                                                                                                                   | -                       | -                  | V <sub>CC</sub>        | V  |

## データ保持期間およびアクセス可能回数

| パラメーター            | 説明              | Min   | 単位 |
|-------------------|-----------------|-------|----|
| DATA <sub>R</sub> | データ保持期間         | 20    | 年  |
| NV <sub>C</sub>   | 不揮発性 STORE 処理回数 | 1,000 | K  |

## 静電容量

| パラメーター <sup>[8]</sup> | 説明             | テスト条件                                                                                                           | Max | 単位 |
|-----------------------|----------------|-----------------------------------------------------------------------------------------------------------------|-----|----|
| C <sub>IN</sub>       | 入力容量 (HSB 以外)  | T <sub>A</sub> = 25°C、f = 1MHz、V <sub>CC</sub> = V <sub>CC(Typ)</sub> 、V <sub>CCQ</sub> = V <sub>CCQ(Typ)</sub> | 7   | pF |
|                       | 入力容量 (HSB)     |                                                                                                                 | 8   | pF |
| C <sub>OUT</sub>      | 出力容量 (HSB を除く) |                                                                                                                 | 7   | pF |
|                       | 出力容量 (HSB)     |                                                                                                                 | 8   | pF |

## 熱抵抗

| パラメーター <sup>[8]</sup>      | 説明                  | テスト条件                                                 | 48 ポール FBGA | 単位   |
|----------------------------|---------------------|-------------------------------------------------------|-------------|------|
| Θ <sub>JA</sub>            | 熱抵抗<br>( 接合部から周囲 )  | テスト条件は、EIA/JESD51 による、熱インピーダンスを測定するための標準的なテスト方法と手順に従う | 48.19       | °C/W |
| Θ <sub>J<sub>C</sub></sub> | 熱抵抗<br>( 接合部からケース ) |                                                       | 6.5         | °C/W |

### 注

6. V<sub>CAP</sub> 最小値は、AutoStore 处理を完了するのに十分な電荷があることを保証するものです。V<sub>CAP</sub> 最大値は、即時の電源切断が発生しても AutoStore 处理が正常に完了するように電源投入 RECALL サイクルの間に V<sub>CAP</sub> のコンデンサが必要な最小電圧まで充電されることを保証するものです。したがって、指定した最小値と最大値の範囲内のコンデンサを使用することをお勧めします。V<sub>CAP</sub> オプションの詳細については、アプリケーションノート AN43593 を参照してください。
7. V<sub>CAP</sub> ピン (V<sub>VCAP</sub>) の最大電圧は、V<sub>CAP</sub> コンデンサを選択する際に指針として提供されています。動作温度範囲内において V<sub>CAP</sub> コンデンサの定格電圧は、V<sub>VCAP</sub> 電圧より高くななければなりません。
8. これらのパラメーターは設計保証されますが、テストされていません。

## AC テスト負荷

図 3. AC テスト負荷



## AC テスト条件

- 入力パルス レベル ..... 0V ~ 1.8V
- 入力の立ち上がり／立ち下がり時間 (10% ~ 90%) .. ≤ 1.8ns
- 入力と出力のタイミング参照レベル ..... 0.9V

## AC スイッチング特性

動作範囲において

| パラメーター <sup>[9]</sup>                      | サイプレスの<br>パラメーター | 他社の<br>パラメーター | 説明                         | 35ns |     | 単位 |
|--------------------------------------------|------------------|---------------|----------------------------|------|-----|----|
|                                            |                  |               |                            | Min  | Max |    |
| <b>SRAM 読み出しサイクル</b>                       |                  |               |                            |      |     |    |
| t <sub>ACE</sub>                           | t <sub>ACS</sub> |               | チップ イネーブル アクセス時間           | —    | 35  | ns |
| t <sub>RC</sub> <sup>[10]</sup>            | t <sub>RC</sub>  |               | 読み出しサイクル時間                 | 35   | —   | ns |
| t <sub>AA</sub> <sup>[11]</sup>            | t <sub>AA</sub>  |               | アドレス アクセス時間                | —    | 35  | ns |
| t <sub>DOE</sub>                           | t <sub>OE</sub>  |               | 出力イネーブルからデータ有効までの時間        | —    | 15  | ns |
| t <sub>OHA</sub> <sup>[11]</sup>           | t <sub>OH</sub>  |               | アドレス変更後の出力ホールド時間           | 3    | —   | ns |
| t <sub>LZCE</sub> <sup>[12, 13]</sup>      | t <sub>LZ</sub>  |               | チップ イネーブルから出力アクティブまでの時間    | 3    | —   | ns |
| t <sub>HZCE</sub> <sup>[12, 13]</sup>      | t <sub>HZ</sub>  |               | チップ ディスエーブルから出力非アクティブまでの時間 | —    | 13  | ns |
| t <sub>LZOE</sub> <sup>[12, 13]</sup>      | t <sub>OLZ</sub> |               | 出力イネーブルから出力アクティブまでの時間      | 0    | —   | ns |
| t <sub>HZOE</sub> <sup>[12, 13]</sup>      | t <sub>OHZ</sub> |               | 出力ディスエーブルから出力非アクティブまでの時間   | —    | 13  | ns |
| t <sub>P<sub>U</sub></sub> <sup>[12]</sup> | t <sub>PA</sub>  |               | チップ イネーブルから電源アクティブまでの時間    | 0    | —   | ns |
| t <sub>P<sub>D</sub></sub> <sup>[12]</sup> | t <sub>PS</sub>  |               | チップ ディスエーブルから電源スタンバイまでの時間  | —    | 35  | ns |
| <b>SRAM 書き込みサイクル</b>                       |                  |               |                            |      |     |    |
| t <sub>WC</sub>                            | t <sub>WC</sub>  |               | 書き込みサイクル時間                 | 35   | —   | ns |
| t <sub>PWE</sub>                           | t <sub>WP</sub>  |               | 書き込みパルス幅                   | 25   | —   | ns |
| t <sub>SCE</sub>                           | t <sub>CW</sub>  |               | チップ イネーブルから書き込み終了までの時間     | 25   | —   | ns |
| t <sub>SD</sub>                            | t <sub>DW</sub>  |               | データ セットアップから書き込み終了までの時間    | 12   | —   | ns |
| t <sub>HD</sub>                            | t <sub>DH</sub>  |               | 書き込み終了後のデータ ホールド時間         | 0    | —   | ns |
| t <sub>AW</sub>                            | t <sub>AW</sub>  |               | アドレス セットアップから書き込み終了までの時間   | 25   | —   | ns |
| t <sub>SA</sub>                            | t <sub>AS</sub>  |               | アドレス セットアップから書き込み開始までの時間   | 0    | —   | ns |
| t <sub>HA</sub>                            | t <sub>WR</sub>  |               | 書き込み終了後のアドレス ホールド時間        | 0    | —   | ns |
| t <sub>HZWE</sub> <sup>[12, 13, 14]</sup>  | t <sub>WZ</sub>  |               | 書き込みイネーブルから出力ディスエーブルまでの時間  | —    | 13  | ns |
| t <sub>LZWE</sub> <sup>[12, 13]</sup>      | t <sub>OW</sub>  |               | 書き込み終了後の出力アクティブ時間          | 3    | —   | ns |

注

9. テスト条件は、信号遷移時間が 1.8ns 以下、タイミング リファレンス レベルが V<sub>CCQ</sub>/2、入力パルス レベルが 0 ~ V<sub>CC Q(typ)</sub>、指定された I<sub>OL</sub>/I<sub>OH</sub> を与える出力負荷と負荷容量が [9 ページの図 3](#) に示す通りであることを前提にしています。
10. WE は SRAM 読み出しサイクル中は HIGH でなければなりません。
11. デバイスの CE と OE は LOW に連続的に選択されます。
12. これらのパラメーターは設計保証されますが、テストされていません。
13. 定常状態の出力電圧から ±200mV で測定されます。
14. CE が LOW の時に WE が LOW であれば、出力は高インピーダンスのままでです。

## スイッチング波形

図 4. SRAM 読み出しサイクル 1 (アドレス制御) [15、16、17]



図 5. SRAM 読み出しサイクル #2 ( $\overline{CE}$  および  $\overline{OE}$  制御) [15、17]



### 注

- 15.  $\overline{WE}$  は SRAM 読み出しサイクル中に HIGH でなければなりません。
- 16. デバイスの  $\overline{CE}$  と  $\overline{OE}$  は LOW に連続的に選択されます。
- 17. HSB は読み出しと書き込みサイクル中は HIGH でなければなりません。

## スイッチング波形(続き)

図6. SRAM書き込みサイクル#1 ( $\overline{WE}$ 制御)<sup>[18, 19, 20]</sup>



図7. SRAM書き込みサイクル2 ( $\overline{CE}$ 制御)<sup>[18, 19, 20]</sup>



### 注

18.  $\overline{HSB}$ は読み出しと書き込みサイクル中はHIGHでなければなりません。
19.  $\overline{CE}$ がLOWの時にWEがLOWであれば、出力は高インピーダンスのままです。
20. CEまたはWEはアドレスの遷移中は $V_{IH}$ より高くなければなりません。

## AutoStore ／電源投入 RECALL

動作範囲において

| パラメーター               | 説明                         | CY14V256LA |      | 単位 |
|----------------------|----------------------------|------------|------|----|
|                      |                            | Min        | Max  |    |
| $t_{HRECALL}^{[21]}$ | 電源投入 RECALL 期間             | —          | 20   | ms |
| $t_{STORE}^{[22]}$   | STORE サイクル期間               | —          | 8    | ms |
| $t_{DELAY}^{[23]}$   | SRAM 書き込みサイクルを完了する時間       | —          | 25   | ns |
| $V_{SWITCH}$         | $V_{CC}$ の低電圧トリガー レベル      | —          | 2.90 | V  |
| $V_{IODIS}^{[24]}$   | $V_{CCQ}$ での I/O ディスエーブル電圧 | —          | 1.50 | V  |
| $t_{VCCRISE}^{[25]}$ | $V_{CC}$ 立ち上がり時間           | 150        | —    | μs |
| $V_{HDIS}^{[25]}$    | HSB $V_{CC}$ での出力ディスエーブル電圧 | —          | 1.9  | V  |
| $t_{LZHSB}^{[25]}$   | HSB から出力アクティブまでの時間         | —          | 5    | μs |
| $t_{HHHD}^{[25]}$    | HSB HIGH アクティブ時間           | —          | 500  | ns |

### 注

21.  $t_{HRECALL}$  は、 $V_{CC}$  が  $V_{SWITCH}$  を超えた時から始まります。
22. SRAM の書き込みが、最後の不揮発性サイクル以降に実施されていない場合、AutoStore またはハードウェア STORE は実行されません。
23. ハードウェア STORE と AutoStore の開始時に、SRAM の書き込み処理は  $t_{DELAY}$  の間有効になったままです。
24. HSB は  $V_{IODIS}$  電圧以下で定義されません。
25. これらのパラメーターは設計保証されますが、テストされていません。

## スイッチング波形

図 8. AutoStore または電源投入 RECALL<sup>[26]</sup>



### 注

26. 読み出しと書き込みサイクルは、STORE、RECALL、および V<sub>CC</sub> が V<sub>SWITCH</sub> 未満の時には無視されます。

27. 電源投入および電源切断中に、HSB ピンが外部抵抗を介してプルアップされている場合、HSB ピンにグリッチが発生します。

## ソフトウェア制御 STORE/RECALL サイクル

動作範囲において

| パラメーター [28, 29] | 説明                     | 35ns |     | 単位 |
|-----------------|------------------------|------|-----|----|
|                 |                        | Min  | Max |    |
| $t_{RC}$        | STORE/RECALL 開始のサイクル期間 | 35   | —   | ns |
| $t_{SA}$        | アドレスセットアップ時間           | 0    | —   | ns |
| $t_{CW}$        | クロックパルス幅               | 20   | —   | ns |
| $t_{HA}$        | アドレスホールド時間             | 0    | —   | ns |
| $t_{RECALL}$    | RECALL 期間              | —    | 200 | μs |

## スイッチング波形

図 9.  $\overline{CE}$  と  $\overline{OE}$  制御によるソフトウェア STORE/RECALL サイクル [29]



図 10. AutoStore イネーブル/ディスエーブルサイクル [29]



注

28. ソフトウェアのシーケンスは、 $\overline{CE}$  または  $\overline{OE}$  に制御された読み出しを伴いクロック供給されます。
29. 6つの連続アドレスは 5 ページの表 1 に指定された順番で読み出す必要があります。WE は、すべての 6 連続サイクルの間 HIGH でなければなりません。
30. 出力が  $t_{DELAY}$  時間でディスエーブルとなるので、6 番目に読み出された DQ 出力データは無効となる可能性があります。

## ハードウェア STORE サイクル

動作範囲において

| パラメーター              | 説明                                      | CY14V256LA |     | 単位      |
|---------------------|-----------------------------------------|------------|-----|---------|
|                     |                                         | Min        | Max |         |
| $t_{DHSB}$          | HSB から出力アクティブまでの時間(書き込みラッチがセットされていない場合) | —          | 25  | ns      |
| $t_{PHSB}$          | ハードウェア STORE パルス幅                       | 15         | —   | ns      |
| $t_{SS}^{[31, 32]}$ | ソフト シーケンス処理時間                           | —          | 100 | $\mu s$ |

## スイッチング波形

図 11. ハードウェア STORE サイクル<sup>[33]</sup>

Write Latch set



Write Latch not set



図 12. ソフト シーケンス処理時間<sup>[31, 32]</sup>



### 注

31. これはソフト シーケンス コマンドを処理するのに要する時間です。効果的にコマンドを登録するには、 $V_{CC}$  と  $V_{CCQ}$  電圧は HIGH でなければなりません。
32. STORE や RECALL といったコマンドは、その処理が完了するまで I/O をロックアウトします。これが更にこの時間を増加させます。詳しくは個々のコマンドを参照してください。
33. SRAM の書き込みが最後の不揮発性サイクル以降に実施されていない場合、AutoStore またはハードウェア STORE は実行されません。

## SRAM 真理値表

**HSB** は SRAM 動作では HIGH 状態を維持する必要があります。

表 2. 真理値表

| CE | WE | OE | 入力／出力                                      | モード       | 電源    |
|----|----|----|--------------------------------------------|-----------|-------|
| H  | X  | X  | High Z                                     | 選択解除／電源切斷 | スタンバイ |
| L  | H  | L  | データ出力 (DQ <sub>0</sub> ~ DQ <sub>7</sub> ) | 読み出し      | アクティブ |
| L  | H  | H  | High Z                                     | 出力ディスエーブル | アクティブ |
| L  | L  | X  | データ入力 (DQ <sub>0</sub> ~ DQ <sub>7</sub> ) | 書き込み      | アクティブ |

## 注文情報

| 速度<br>(ns) | 注文コード              | パッケージ図   | パッケージ タイプ   | 動作範囲 |
|------------|--------------------|----------|-------------|------|
| 35         | CY14V256LA-BA35XIT | 51-85128 | 48 ボール FBGA | 産業用  |
|            | CY14V256LA-BA35XI  |          |             |      |

すべての部品は鉛フリー。在庫状況については、最寄りのサイプレスの販売代理店にお問い合わせください。

## 注文コードの定義

**CY 14 V 256 L A - BA 35 X IT**



## パッケージ図

図 13. 48 ポール FBGA (6 × 10 × 1.2mm) BA48B パッケージ図、51-85128



## 略語

| 略語     | 説明                                                                   |
|--------|----------------------------------------------------------------------|
| CE     | chip enable ( チップ イネーブル )                                            |
| CMOS   | complementary metal oxide semiconductor<br>( 相補型金属酸化膜半導体 )           |
| EIA    | Electronic Industries Alliance ( 米国電子工業会 )                           |
| FBGA   | fine-pitch ball grid array<br>( フайн ピッチ ボール グリッド アレイ )              |
| HSB    | hardware store busy<br>( ハードウェア ストア ビジー )                            |
| I/O    | input/output ( 入力／出力 )                                               |
| nvSRAM | nonvolatile static random access memory ( 不揮発性スタティック ランダム アクセス メモリ ) |
| OE     | output enable ( 出力イネーブル )                                            |
| SRAM   | static random access memory<br>( スタティック ランダム アクセス メモリ )              |
| RoHS   | restriction of hazardous substances<br>( 特定有害物質使用制限指令 )              |
| RWI    | read and write inhibited<br>( 読み出しおよび書き込み禁止 )                        |
| WE     | write enable ( 書き込みイネーブル )                                           |

## 本書の表記法

### 測定単位

| 記号  | 測定単位      |
|-----|-----------|
| °C  | 摂氏温度      |
| kΩ  | キロオーム     |
| MHz | メガヘルツ     |
| μA  | マイクロアンペア  |
| μF  | マイクロファラッド |
| μs  | マイクロ秒     |
| mA  | ミリアンペア    |
| mm  | ミリメートル    |
| ms  | ミリ秒       |
| ns  | ナノ秒       |
| Ω   | オーム       |
| %   | パーセント     |
| pF  | ピコファラッド   |
| V   | ボルト       |
| W   | ワット       |

## 変更履歴

文書名 : CY14V256LA、256K ビット (32K × 8) nvSRAM  
文書番号 : 001-95864

| 版  | ECN 番号  | 変更者  | 発行日        | 変更内容                                                     |
|----|---------|------|------------|----------------------------------------------------------|
| ** | 4700358 | HZEN | 04/13/2015 | これは英語版 001-76295 Rev. *C を翻訳した日本語版 001-95864 Rev. ** です。 |

## セールス、ソリューションおよび法律情報

### ワールドワイドな販売と設計サポート

サイプレスは、事業所、ソリューションセンター、メーカー代理店および販売代理店の世界的なネットワークを保持しています。お客様の最寄りのオフィスについては、[サイプレスのロケーションページ](#)をご覧ください。

#### 製品

|             |                                                                                                                                      |
|-------------|--------------------------------------------------------------------------------------------------------------------------------------|
| 車載用         | <a href="http://cypress.com/go/automotive">cypress.com/go/automotive</a>                                                             |
| クロック & バッファ | <a href="http://cypress.com/go/clocks">cypress.com/go/clocks</a>                                                                     |
| インターフェース    | <a href="http://cypress.com/go/interface">cypress.com/go/interface</a>                                                               |
| 照明 & 電力制御   | <a href="http://cypress.com/go/powerpsoc">cypress.com/go/powerpsoc</a><br><a href="http://cypress.com/go/plc">cypress.com/go/plc</a> |
| メモリ         | <a href="http://cypress.com/go/memory">cypress.com/go/memory</a>                                                                     |
| PSoC        | <a href="http://cypress.com/go/psoc">cypress.com/go/psoc</a>                                                                         |
| タッチ センシング   | <a href="http://cypress.com/go/touch">cypress.com/go/touch</a>                                                                       |
| USB コントローラー | <a href="http://cypress.com/go/USB">cypress.com/go/USB</a>                                                                           |
| ワイヤレス / RF  | <a href="http://cypress.com/go/wireless">cypress.com/go/wireless</a>                                                                 |

#### PSoC ソリューション

|                                                                            |
|----------------------------------------------------------------------------|
| <a href="http://psoc.cypress.com/solutions">psoc.cypress.com/solutions</a> |
| PSoC 1   PSoC 3   PSoC 5                                                   |

© Cypress Semiconductor Corporation, 2012-2015. 本文書に記載される情報は予告なく変更される場合があります。Cypress Semiconductor Corporation (サイプレス セミコンダクタ社) は、サイプレス製品に組み込まれた回路以外のいかなる回路を使用することに対して一切の責任を負いません。サイプレス セミコンダクタ社は、特許またはその他の権利に基づくライセンスを譲渡することも、または含意することもありません。サイプレス製品は、サイプレスとの書面による合意に基づくものでない限り、医療、生命維持、救命、重要な管理、または安全の用途のために使用することを保証するものではなく、また使用することを意図したものでもありません。さらにサイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

すべてのソース コード (ソフトウェアおよび／またはファームウェア) はサイプレス セミコンダクタ社 (以下「サイプレス」) が所有し、全世界の特許権保護 (米国および他の国)、米国の著作権法ならびに国際協定の条項により保護され、かつそれらに従います。サイプレスが本書面によりライセンサーに付与するライセンスは、個人的、非独占的かつ譲渡不能のライセンスであり、適用される契約で指定されたサイプレスの集積回路と併用されるライセンシーの製品のみをサポートするカスタムソフトウェアおよび／またはカスタム ファームウェアを作成する目的に限って、サイプレスのソース コードの派生著作物をコピー、使用、変更そして作成するためのライセンス、ならびにサイプレスのソース コードおよび派生著作物をコンパイルするためのライセンスです。上記で指定された場合を除き、サイプレスの書面による明示的な許可なくして本ソースコードを複製、変更、変換、コンパイル、または表示することは全て禁止します。

免責条項：サイプレスは、明示的または默示的を問わず、本資料に関するいかなる種類の保証も行いません。これには、商品性または特定目的への適合性の默示的な保証が含まれますが、これに限定されません。サイプレスは、本文書に記載される資料に対して今後予告なく変更を加える権利を留保します。サイプレスは、本文書に記載されるいかなる製品または回路を適用または使用したことによって生ずるいかなる責任も負いません。サイプレスは、誤動作や故障によって使用者に重大な傷害をもたらすことが合理的に予想される生命維持システムの重要なコンポーネントとしてサイプレス製品を使用することを許可していません。生命維持システムの用途にサイプレス製品を供することは、製造者がそのような使用におけるあらゆるリスクを負うことを意味し、その結果サイプレスはあらゆる責任を免除されることを意味します。

ソフトウェアの使用は、適用されるサイプレス ソフトウェア ライセンス契約によって制限され、かつ制約される場合があります。